메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
한국진공학회(ASCT) Applied Science and Convergence Technology 한국진공학회지 제8권 제4(1)호
발행연도
1999.11
수록면
490 - 495 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
0.18 ㎛ LOGIC device에서 dual polysilicon를 식각하여 gate를 형성하는 경우, NMOS와 PMOS에서 각각 polysilicon상태에 따라 식각속도가 달라지게 된다. 이 때 gate line의 식각 형상(profile)을 동등하게 조절하기 위하여 Cl₂/HBr 가스 조성비와 전체 압력을 변화시켰으며 back He pressure를 감소시켜 측벽 부착 폴리머를 최적으로 형성하여 88도 이상의 수직한 식각 형상(vertical profile)을 얻을 수 있었다. 또한 lithography를 이용한 gate 식각 마스크 line을 형성 시, 난반사를 방지하기 위하여 Bottom Anti-Reflective Coating(BARC)를 사용하게 되는데, 이러한 BARC식각 시 식각 마스크의 형상과 선택비를 향상시키기 위한 가스, 조성비 최적화 등을 연구한 결과, CF₄/Oc 가스가 적합함을 알 수 있었다. 이 밖에 식각 조건에 따른 plasma damage 특성 평가를 breakdown-voltage(BDV) 측정 중심으로 gate oxide의 antenna effect를 실험한 결과, NO 막 (O₄ 가스를 사용하여 SiO₄막을 형성한 후 N₄+NO 가스를 이용하여 후처리하는 방법)이 wet 막(O₄+H₄ 가스를 이용하여 SiO₄막을 만드는 방법)보다 우수한 특성을 보여 주었다.

목차

요약

Abstract

1. 서론

2. 실험방법

3. 결과 및 고찰

4. 결론

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2019-420-001263939