지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
Ⅰ. 서론
Ⅱ. 대상 프로세서의 구조 분석
Ⅲ. 곱셈기의 구조와 설계
Ⅳ. 곱셈기 설계 결과비교
Ⅴ. 설계 검증
Ⅵ. 결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
입력 데이터 분할을 이용한 저전력 부스 곱셈기 설계
한국통신학회논문지
2005 .11
인접블록의 움직임벡터를 이용한 고속 움직임추정 방식
한국통신학회논문지
2005 .12
저 전력 및 면적 효율적인 알고리즘 기반 고속 퓨리어 변환 프로세서
전자공학회논문지-SP
2005 .03
신경회로망을 이용한 5 * 5 비트 곱셈기와 12 * 12 비트 곱셈기 설계 ( Designed of 5 * 5 bit multiplier and 12 *12 bit multiplier using of Neural Network )
대한전자공학회 학술대회
1989 .07
Modified Booth 곱셈기를 위한 고성능 파이프라인 구조
전자공학회논문지-SD
2009 .12
32 x 32 비트 고속 병렬 곱셈기 구조 ( An Architecture for 32 x 32 bit high speed parallel multiplier )
전자공학회논문지-B
1994 .10
전류모드 CMOS 다치 논리회로를 이용한 32×32-Bit Modified Booth 곱셈기 설계
전자공학회논문지-SD
2003 .12
RSA 암호화 프로세서에 최적화한 32비트 곱셈기 설계
한국정보통신학회논문지
2009 .01
LSB 우선 비트직렬 정규기저 곱셈기의 하드웨어 구현
한국정보기술학회논문지
2013 .01
32 비트 RISC/DSP 프로세서를 위한 곱셈기의 설계
Proceedings of KIIT Conference
2003 .08
A Study on Multiplier Architecture Optimized for 32-bit Processor with 3-Stage Pipeline
대한전자공학회 ISOCC
2004 .10
파이프라인 기법을 이용한 고성능 modified Booth 곱셈기 설계
대한전자공학회 학술대회
2009 .11
유한체 상에서의 효과적인 직렬 곱셈기의 설계
한국통신학회논문지
2002 .11
32 비트 RlSC/DSP 프로세서를 위한 17비트 × 17비트 곱셈기의 설계
대한전자공학회 학술대회
1999 .06
기약인 all-one 다항식에 의해 정의된 GF(2m)에서의 효율적인 비트-병렬 곱셈기
전자공학회논문지-TC
2006 .07
고정길이 그룹 CSD 곱셈기 설계 및 FFT 응용
대한전자공학회 학술대회
2009 .05
삼항 기약다항식을 위한 효율적인 Shifted Polynomial Basis 비트-병렬 곱셈기
정보보호학회논문지
2009 .04
다항식기저를 이용한 GF(2m) 상의 디지트병렬/비트직렬 곱셈기
한국통신학회논문지
2008 .11
저오차 고정길이 그룹 CSD 곱셈기 설계
전자공학회논문지-SD
2009 .09
Standard Basis를 기반으로 하는 유한체내 고속 GF(2m) 곱셈기 설계
대한전자공학회 학술대회
1999 .06
0