지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
ABSTRACT
Ⅰ.서론
Ⅱ.단일 클락 사이클 구조와 다중 클락 사이클 구조 비교
Ⅲ.제안된 가산기의 알고리듬 및 구현
Ⅳ.합성 결과
Ⅴ.최적화된 가산기의 적용 사례
Ⅵ.결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
혼합 가산기를 위한 부가산기의 순서와 비트 할당 연구
대한전자공학회 학술대회
2006 .11
Analysis on Full Adder with Restoring Function in Nominal and Low Supply Voltage
대한전자공학회 학술대회
2017 .01
An Accuracy Enhanced Error Tolerant Adder with Carry Prediction for Approximate Computing
IEIE Transactions on Smart Processing & Computing
2019 .08
고속동작 가능한 새로운 1-비트 전가산기 설계
대한전자공학회 학술대회
2007 .11
Bootstrapped CMOS Differential Logic 기술을 채용한 Near-VTH Supply에서 동작하는 64-Bit Adder 설계
대한전자공학회 학술대회
2008 .06
정확도를 높인 Approximate Adder 설계
대한전자공학회 학술대회
2020 .08
High-Level Synthesis using Carry-Save-Adders
대한전자공학회 ISOCC
2004 .10
A Design of High-Speed 1-Bit Full Adder Cell using 0.18 ㎛ CMOS Process
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2008 .07
Modified Carry-Increment Adder Design
대한전자공학회 학술대회
2006 .11
새로운 구조의 고속 1비트 전가산기 회로설계
대한전자공학회 학술대회
2009 .07
연산시간/회로면적 설계 공간 탐색을 통한 혼합가산기 기반 디지털 회로 설계
한국통신학회논문지
2009 .10
A Novel Neural Network Adder for Prime Numbers
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2004 .07
Expanding Design Space of Adder Architecture for Better Time-Area Trade-offs
대한전자공학회 ISOCC
2004 .10
T-gate를 이용한 GF(2²)상의 가산기 및 승산기 설계
전기전자학회논문지
2003 .07
A Novel binary Adder using the Neural Networks
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1988 .01
일반 counter의 설계 및 테스팅
한국정보과학회 학술발표논문집
1991 .04
완전동형암호로 암호화된 데이터에 적합한 산술 가산기의 구현 및 성능향상에 관한 연구
정보보호학회논문지
2017 .06
저전력 Approximate Floating Point Adder 설계
대한전자공학회 학술대회
2020 .08
Wide Bit-Width 프로세서를 위한 최적의 Fault-Tolerant Adder Scheme 분석
대한전자공학회 학술대회
2012 .06
Recovered Energy Logic의 Wired-OR 특성을 이용한 16비트 Adder 설계
대한전자공학회 학술대회
1995 .12
0