지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. 서론
Ⅱ. 전가산기의 구조
Ⅲ. 전가산기의 구현
Ⅳ. 시뮬레이션 결과 및 비교
Ⅴ. 결론
Ⅵ. Acknowledgment
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
미세공정상에서 전가산기의 해석 및 비교
대한전기학회 학술대회 논문집
2003 .11
새로운 저전력 전가산기 회로 설계 ( A Novel Design of a Low Power Full Adder )
전자공학회논문지-SC
2001 .05
3치 전가산기
대한전자공학회 학술대회
1973 .01
다중 입력을 갖는 다치 전가산기의 구현 ( Implementation of Multi-Valued Full Adder with Multi-Input )
대한전자공학회 학술대회
1997 .01
전류 모드 다치 논리 CMOS 회로를 이용한 전가산기 설계
전자공학회논문지-SD
2002 .01
삼치전가산기의 구성 ( Construction of a Ternary Full-Adder )
전자공학회지
1974 .02
새로운 구조의 고속 1비트 전가산기 회로설계
대한전자공학회 학술대회
2009 .07
컴퓨터형성 홀로그램을 이용한 전가산기의 광학적구현
한국통신학회 학술대회논문집
1991 .08
0.18 CMOS 공정을 이용한 새로운 고속 1-비트 전가산기 회로설계
전기전자학회논문지
2008 .03
새로운 구조의 전가산기 캐리 출력 생성회로
전자공학회논문지-SD
2009 .12
DEEP SUBMICRON CMOS TECHNOLOGY AND DESIGN CHALLENGES
ICVC : International Conference on VLSI and CAD
1989 .01
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
에지값 결정도에 의한 다치논리함수구성과 전가산기설계에 관한 연구 ( A Study on the Construction of Multiple-Valued Logic Functions and Full-Adders using by the Edge-Valued Decision Diagram )
전자공학회논문지-C
1998 .03
고속동작 가능한 새로운 1-비트 전가산기 설계
대한전자공학회 학술대회
2007 .11
Deep Submicron PMOSFET의 Scaling 방법 ( Scaling Methodology of Deep Submicron P-MOSFET )
대한전자공학회 학술대회
1995 .11
Deep submicron PMOSFET의 Scaling 방법
대한전자공학회 학술대회
1995 .12
새로운 구조의 고속 1비트 전가산기 회로설계
대한전자공학회 학술대회
2009 .07
1bit 전가산기와 4bit 덧셈 연산기 74LS283에서의정 논리와 부 논리에 대한 분석
대한전기학회 학술대회 논문집
2000 .11
고성능 가산기의 최적화 연구
한국통신학회논문지
2004 .05
0