지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
일반화된 에지값 다치결정도의 구성과 다치전가산기 설계에 관한 연구
대한전자공학회 학술대회
1997 .11
일반화된 에지값 다치결정도의 구성과 다치전가산기 설계에 관한 연구 ( A Study on the Construction of the Generalized Edge Multiple-Valued Decision Diagram and the Multiple-Valued Full Adder )
대한전자공학회 학술대회
1997 .11
전류 모드 다치 논리 CMOS 회로를 이용한 전가산기 설계
전자공학회논문지-SD
2002 .01
에지변수화 3-치 결정도를 이용한 회로 최소화 기법에 관한 연구 ( A Logic Minimization Technique Using Edge Ternary-Valued Decision Diagrams )
대한전자공학회 학술대회
1997 .07
에지변수화 3-치 결정도를 이용한 회로 최소화 기법에 관한 연구
대한전자공학회 학술대회
1997 .06
새로운 저전력 전가산기 회로 설계 ( A Novel Design of a Low Power Full Adder )
전자공학회논문지-SC
2001 .05
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
삼치전가산기의 구성 ( Construction of a Ternary Full-Adder )
전자공학회지
1974 .02
3치 전가산기
대한전자공학회 학술대회
1973 .01
결정도에 기초한 다중출력조합디지털논리시스템
한국정보통신학회논문지
2005 .10
1bit 전가산기와 4bit 덧셈 연산기 74LS283에서의정 논리와 부 논리에 대한 분석
대한전기학회 학술대회 논문집
2000 .11
다중 입력을 갖는 다치 전가산기의 구현 ( Implementation of Multi-Valued Full Adder with Multi-Input )
대한전자공학회 학술대회
1997 .01
새로운 구조의 고속 1비트 전가산기 회로설계
대한전자공학회 학술대회
2009 .07
0.18 CMOS 공정을 이용한 새로운 고속 1-비트 전가산기 회로설계
전기전자학회논문지
2008 .03
고속동작 가능한 새로운 1-비트 전가산기 설계
대한전자공학회 학술대회
2007 .11
미세공정상에서 전가산기의 해석 및 비교
대한전기학회 학술대회 논문집
2003 .11
미세공정상에서 전가산기의 해석 및 비교
대한전기학회 학술대회 논문집
2003 .11
컴퓨터형성 홀로그램을 이용한 전가산기의 광학적구현
한국통신학회 학술대회논문집
1991 .08
0