지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
1.서론
2.Booth 곱셈기와 MAC의 구조
3.제안된 MAC의 구조
4.이산 웨이블릿 변환에의 적용
5.하드웨어 자원 및 지연 모델
6.결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
Radix-2 MBA 기반 병렬 MAC의 VLSI 구조
전자공학회논문지-SD
2008 .04
고속 4-2 압축기 구조의 설계
한국컴퓨터정보학회 학술발표논문집
2014 .01
32 비트 RISC/DSP 프로세서를 위한 곱셈기의 설계
Proceedings of KIIT Conference
2003 .08
MBA 기반 고성능 병렬 MAC의 VLSI 구조
한국통신학회 학술대회논문집
2004 .07
고속 연산을 위한 64bit 가산기의 설계 ( Design of high speed 64bit adder )
대한전자공학회 학술대회
1998 .07
고속 연산을 위한 64bit 가산기의 설계
대한전자공학회 학술대회
1998 .06
CSA를 이용한 Booth-recording적용 16x16-bit High-radix 승산기의 구현과 분석
한국정보기술응용학회 학술대회
2001 .01
RB 연산을 이용한 고속 2의 보수 덧셈기의 설계 ( The Design of A Fast Two's Complement Adder with Redundant Binary Arithmetic )
전자공학회논문지-SD
2000 .05
고성능 가산기의 최적화 연구
한국통신학회논문지
2004 .05
혼합 가산기를 위한 부가산기의 순서와 비트 할당 연구
대한전자공학회 학술대회
2006 .11
수정된 Booth 알고리즘을 이용한 고속 직병렬 곱셈기의 설계
전기학회논문지
1996 .08
고속 64 비트 CMOS 덧셈기의 구조 및 설계
대한전자공학회 학술대회
1996 .05
고속동작 가능한 새로운 1-비트 전가산기 설계
대한전자공학회 학술대회
2007 .11
Radix-4 Modified Booth 알고리즘과 CSA를 이용한 고속 RSA 암호시스템의 구현
한국통신학회 학술대회논문집
2001 .11
멀티미디어 데이터 처리에 적합한 SIMD MAC 연산기의 설계
전자공학회논문지-SD
2001 .12
소비전력 인지형 곱셈 연산 누적기의 설계 및 구현
대한전자공학회 학술대회
2006 .06
저전력 설계를 위한 절단된 Booth 곱셈기 구조 ( A Truncated Booth Multiplier Architecture for Low Power Design )
전자공학회논문지-SD
2000 .09
Booth 인코더 출력을 이용한 저오차 고정길이 modified Booth 곱셈기 설계
한국통신학회논문지
2004 .02
오차범위 분석을 통한 고정길이 modified Booth 곱셈기의 최대오차 감소
전자공학회논문지-SD
2005 .10
MaC '97
한국정보기술전문가협회 소프트웨어공모대전
1997 .01
0