지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
Radix-4 Booth Recoding과 RB 연산을 이용한 새로운 복소수 승산 알고리듬 및 10-bit CMAC 코어 설계 ( A New Complex-Number Multiplication Algorithm using Radix-4 Booth Recoding and RB Arithmetic , and a 10-bit CMAC Core Design )
전자공학회논문지-C
1998 .09
Radix-4 Modified Booth 알고리즘과 CSA를 이용한 고속 RSA 암호시스템의 구현
한국통신학회 학술대회논문집
2001 .11
RB 연산과 Booth Recoding을 이용한 새로운 복소수 승산 알고리듬
대한전자공학회 학술대회
1997 .06
RB 연산과 Booth Recoding을 이용한 새로운 복소수 승산 알고리듬 ( A New Algorithm for Complex-Number Multiplication Using RB Arithmetic and Booth Recoding )
대한전자공학회 학술대회
1997 .07
Radix-4 Modified Booth 알고리즘과 CSA를 이용한 고속 RSA 암호시스테므이 FPGA 구현
대한전자공학회 학술대회
2001 .06
Radix-4 Modified Booth’s 알고리즘을 응용한 타원곡선 스칼라 곱셈
한국정보통신학회논문지
2004 .10
Ubiquitous-Booth 설계 연구
한국정보통신설비학회 학술대회
2007 .01
저전력 디지털 신호처리 응용을 위한 작은 오차를 갖는 절사형 Booth 승산기 설계
한국정보통신학회논문지
2002 .04
Modular Multipliers Based on a Modified Booth Recoding Method with Signed-Digit Number Representation
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
Radix-4 알고리즘을 이용한 다치 승산기 설계
대한전자공학회 학술대회
2002 .11
Lower Power Booth Multiplier
대한전자공학회 학술대회
1998 .01
저전력 설계를 위한 절단된 Booth 곱셈기 구조 ( A Truncated Booth Multiplier Architecture for Low Power Design )
전자공학회논문지-SD
2000 .09
Radix-2 MBA 기반 병렬 MAC의 VLSI 구조
전자공학회논문지-SD
2008 .04
개선된 직렬승산기 설계에 관한 연구
정보보호학회논문지
1992 .12
고속 디지털 신호처리를 위한 MBA기반 병렬 MAC의 효율적인 구조
전자공학회논문지-SD
2004 .07
역 매표창구수 결정 모형에 관한 연구
한국철도학회 학술발표대회논문집
2008 .11
수정된 Booth 알고리즘을 이용한 고속 직병렬 곱셈기의 설계
전기학회논문지
1996 .08
Bit code 연산에 의한 GF (2m) 상의 승산기 구성
대한전자공학회 학술대회
1986 .12
GF (2m) 상의 승산기 구성에 관한 연구
대한전기학회 학술대회 논문집
1987 .07
새로운 복합모드로직과 사인선택 Booth 인코더를 이용한 고성능 32×32 bit 곱셈기의 설계 ( Design of a high performance 32×32-bit multiplier based on novel compound mode logic and sign select Booth encoder )
전자공학회논문지-SD
2001 .03
0