지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 구현
Ⅳ. 결론 및 향후 연구 방향
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
1-1 MASH based on Pipelined-SAR ADC with a PVT Variation Robust Dynamic Amplifier
IDEC Journal of Integrated Circuits and Systems
2021 .10
A Review of Noise Reduction Techniques in Noise-shaping SAR ADCs
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2022 .12
Auto Zero Calibration 기법을 적용한 8-bit, 49.98dB SNDR SAR ADC 설계
대한전자공학회 학술대회
2024 .11
소모 전력이 적은 12비트 1MSps 축차 비교형 아날로그-디지털 변환기 설계
제어로봇시스템학회 논문지
2021 .01
오버샘플링과 CIC 필터를 이용한 14-bit 1-kS/s SAR ADC
한국정보기술학회논문지
2024 .10
A Two-channel 10b 160 MS/s 28 nm CMOS Asynchronous Pipelined-SAR ADC with Low Channel Mismatch
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2017 .10
A 6 bits 10 MS/s Asynchronous Loop-Unrolled SAR ADC
대한전자공학회 학술대회
2024 .06
An 80 dB Second-order Noise Shaping SAR ADC using Differential Integral Capacitors and Comparator with Voltage Gain Calibration
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2022 .08
저전력, 중간 해상도 잡음 변조 기법 아날로그 디지털 변환기
대한전자공학회 학술대회
2019 .11
Wi-Fi 6 용 Transceiver를 위한 저전력 12 Bit Pipelined-SAR ADC 설계
대한전자공학회 학술대회
2020 .08
Dynamic Comparator와 Merged CDAC을 이용한 10bit 10MHz 저잡음 SAR 아날로그-디지털 변환기
대한전자공학회 학술대회
2016 .11
Compensation of Transfer Function Mismatch in a Two-stage MASH ADC with a Single SAR Quantizer
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2019 .10
저전력 37uW 10-bit 모노토닉 축차비교형 아날로그 디지털 변환기
대한전자공학회 학술대회
2023 .06
잡음 제거 특성을 적용시킨 12b SAR A/D 변환기 설계
대한전자공학회 학술대회
2017 .06
SAR ADC를 위한 비교기 잡음 제거 방법
대한전자공학회 학술대회
2016 .06
비이진 기법을 사용한 9.5-ENOB 10비트 409MS/s 파이프라인 축차 근사형 아날로그-디지털 변환기 설계
대한전자공학회 학술대회
2024 .11
A 10-bit 100-MS/s Pipelined SAR ADC with Redundancy Generation using Capacitor-based DAC and Linearity-improved Dynamic Amplifier
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2019 .08
A 10-bit 10MS/s differential straightforward SAR ADC
IEIE Transactions on Smart Processing & Computing
2015 .06
A 87.5-dB-SNDR Residue-integrated SAR ADC with a Digital-domain Capacitor Mismatch Calibration
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2021 .04
0