지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
유한장 연산을 이용한 복소수 곱셈기의 설계 ( A Design of Complex Multiplier based on Finite Field Arithmetic )
대한전자공학회 학술대회
1986 .01
복소수 데이터 처리가 가능한 멀티미디어 프로세서용 고성능 연산회로의 하드웨어 설계
한국정보통신학회논문지
2016 .01
Redundant Binary 연산을 이용한 고속 복소수 승산기 ( A High - Speed Complex Multiplier based on Redundant Binary Arithmetic )
전자공학회논문지-C
1997 .02
고효율 곱셈연산에 관한 연구
대한전자공학회 학술대회
2012 .11
LSB 우선 비트직렬 정규기저 곱셈기의 하드웨어 구현
한국정보기술학회논문지
2013 .01
High Performance Arithmetic over Finite Field
INTERNATIONAL CONFERENCE ON FUTURE INFORMATION & COMMUNICATION ENGINEERING
2011 .06
타입 Ⅱ 최적 정규기저를 갖는 유한체의 새로운 병렬곱셈 연산기
정보보호학회논문지
2006 .08
Standard Basis를 기반으로 하는 유한체내 고속 GF(2m) 곱셈기 설계
대한전자공학회 학술대회
1999 .06
페어링 기반 암호시스템의 효율적인 유한체 연산기
정보보호학회논문지
2008 .06
All - One Polynomial에 의해 정의된 유한체 GF(2m) 상의 새로운 Low - Complexity Bit - Parallel 정규기저 곱셈기
정보과학회논문지 : 시스템 및 이론
2004 .02
유한체 상에서의 효과적인 직렬 곱셈기의 설계
한국통신학회논문지
2002 .11
다항식에 기초한 유한체상의 P=2인 경우의 곱셈기 설계
전자공학회논문지
2016 .02
기약인 all-one 다항식에 의해 정의된 GF(2m)에서의 효율적인 비트-병렬 곱셈기
전자공학회논문지-TC
2006 .07
신경회로망을 이용한 5 * 5 비트 곱셈기와 12 * 12 비트 곱셈기 설계 ( Designed of 5 * 5 bit multiplier and 12 *12 bit multiplier using of Neural Network )
대한전자공학회 학술대회
1989 .07
유한 필드 GF(2^m)상의 시스톨릭 곱셈기 / 제곱기 설계
정보과학회논문지 : 시스템 및 이론
2001 .06
전류모드 CMOS 다치 논리회로를 이용한 32×32-Bit Modified Booth 곱셈기 설계
전자공학회논문지-SD
2003 .12
유한체 상에서 고속 연산을 위한 직렬 곱셈기의 병렬화 구조
정보보호학회논문지
2007 .02
GF(2m)상의 효율적인 비트 - 시리얼 시스톨릭 곱셈기
정보과학회논문지 : 시스템 및 이론
2006 .02
저전력 설계를 위한 면적 절약형 곱셈기 구조에 관한 연구 ( A Hardware Reduced Multiplier for Low Power Design )
대한전자공학회 학술대회
1998 .11
저전력 설계를 위한 면적 절약형 곱셈기 구조에 관한 연구
대한전자공학회 학술대회
1998 .11
0