메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
저널정보
대한전자공학회 대한전자공학회 ISOCC ISOCC 2009 Conference
발행연도
2009.11
수록면
317 - 320 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper, a linearization technique for voltagecontrolled oscillator (VCO)-based analog-to-digital converter (ADC) is presented. Even order harmonics are canceled by using pseudo-differential architecture with two identical VCObased ADCs. The effect of cancelation technique is verified through simulation with a prototype designed in 0.18μm CMOS technology and verilog. The CMOS ring VCO consumes about 280μW of power in average and the digital counter is implemented in verilog. With the sampling frequency of 100MHz, the prototype achieves signal-to-noise ratio (SNR), spurious-free dynamic range (SFDR) and signal-to-noise-and-distortion ratio (SNDR) of 58.2dB, 60dB and 56.5dB, respectively, when the signal bandwidth is 5MHz. Although the power consumption of the overall ADC is doubled compared to a single channel ADC, the figure-of-merit (FOM) of the ADC is improved by 2.95 times due to the SNDR improvement by linearization technique.

목차

Abstract
I. INTRODUCTION
II. VCO-BASED ADC ARCHITECTURE
III. PROPOSED PSEUDO-DIFFERENTIAL ARCHITECTURE FOR NON-LINEARITY SUPPRESSION
IV. CIRCUIT DESIGN AND SIMULATION RESULTS
V. CONCLUSION
ACKNOWLEDGMENT
REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-001482887