지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1. Introduction
2. Modified Booth algorithm
3. Low power multiplication using Booth encoding
4. Proposed low power multiplication
5. Experiment results
6. Conclusion
References
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
Lower Power Booth Multiplier
대한전자공학회 학술대회
1998 .01
저전력 설계를 위한 절단된 Booth 곱셈기 구조 ( A Truncated Booth Multiplier Architecture for Low Power Design )
전자공학회논문지-SD
2000 .09
저전력 바이패싱 Booth 곱셈기 설계
한국산업정보학회논문지
2013 .10
저전력 디지털 신호처리 응용을 위한 작은 오차를 갖는 절사형 Booth 승산기 설계
한국정보통신학회논문지
2002 .04
32X32 Booth Multiplier Capable of the Parallel Computations of 32 , 16 , 8 Bit Multimedia Data
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1998 .01
파이프라인 기법을 이용한 고성능 modified Booth 곱셈기 설계
대한전자공학회 학술대회
2009 .11
수정된 Booth 알고리즘을 이용한 고속 직병렬 곱셈기의 설계
전기학회논문지
1996 .08
Low Power Partitioning using Min-Cost Flow
대한전자공학회 학술대회
1998 .01
Booth 인코더 출력을 이용한 저오차 고정길이 modified Booth 곱셈기 설계
한국통신학회논문지
2004 .02
Ubiquitous-Booth 설계 연구
한국정보통신설비학회 학술대회
2007 .01
오차범위 분석을 통한 고정길이 modified Booth 곱셈기의 최대오차 감소
전자공학회논문지-SD
2005 .10
Modified Booth 곱셈기를 위한 고성능 파이프라인 구조
전자공학회논문지-SD
2009 .12
Effective Cell Moving Techniques for K-way Partitioning
대한전자공학회 ISOCC
2004 .10
Modular Multipliers Based on a Modified Booth Recoding Method with Signed-Digit Number Representation
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
새로운 복합모드로직과 사인선택 Booth 인코더를 이용한 고성능 32×32 bit 곱셈기의 설계 ( Design of a high performance 32×32-bit multiplier based on novel compound mode logic and sign select Booth encoder )
전자공학회논문지-SD
2001 .03
새로운 K-Way 분할 알고리즘 ( A New K-Way Partitioning Algorithm )
대한전자공학회 학술대회
1992 .01
Mobile Tracking Based on Area Partitioning
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2002 .07
Multiplier 합성
대한전자공학회 기타 간행물
1992 .01
전류모드 CMOS 다치 논리회로를 이용한 32×32-Bit Modified Booth 곱셈기 설계
전자공학회논문지-SD
2003 .12
A Kernel-Based Partitioning Algorithm for Low-Power, Low-Area Overhead Circuit Design Using Don’t-Care Sets
[ETRI] ETRI Journal
2002 .12
0