지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1. Introduction
2. Overall Architecture
3. Imolementation
4. Experimental Results
Acknowledgments
References
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
PLL을 이용한 750Mhz ~ 1.1Ghz Clock Generator ( A PLL-based Clock Generator with 750Mhz ~ 1.1Ghz Lock Range )
한국통신학회 학술대회논문집
1998 .01
A Sub-1V, 1.6mW, 2.06GHz Clock Generator for Mobile SoC Applications in 32nm CMOS
대한전자공학회 ISOCC
2010 .11
A 0.12GHz-1.4GHz DLL-based clock generator with a multiplied 4-phase clock using a 0.18um CMOS Process
대한전자공학회 ISOCC
2006 .10
A Low-Power Programmable DLL-Based Clock Generator with Wide-Range Anti-harmonic Lock
대한전자공학회 ISOCC
2009 .11
A 7㎽ 2.5 ㎓ Spread Spectrum Clock Generator based on Injection-Locked Oscillator
대한전자공학회 ISOCC
2012 .11
PLL을 이용한 750Mhz ~ l.lGhz Clock Generator
한국통신학회 학술대회논문집
1998 .07
능동 인덕터를 이용한 전원 클록 발생기
대한전자공학회 학술대회
2012 .11
An All-Digital Clock Generator Using a Fractionally Injection-Locked Oscillator in 65㎚ CMOS
대한전자공학회 ISOCC
2012 .11
A 4 Clock Cycle 64X64 Multiplier with 60 MHz Clock Frequency
KITE JOURNAL OF ELECTRONICS ENGINEERING
1991 .01
An All-digital Delay-locked Loop using a Lock-in Pre-search Algorithm for High-speed DRAMs
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2017 .12
A 0.12㎓-1.4㎓ DLL-based Clock Generator with a Multiplied 4-phase Clock Using a 0.18㎛ CMOS Process
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2006 .12
Design of 1.28GHz CMOS Integer-N Phase Locked Loop with Locking Status Indicator
대한전자공학회 ISOCC
2005 .10
A Phase-Locked Loop with Reference Clock-Based Locking Time for Above-2.0Gb/s/pin DRAM Interface
대한전자공학회 ISOCC
2007 .10
광대역 동기범위를 갖는 2.4 GHz 대역 주입동기 발진기 설계
한국통신학회 학술대회논문집
2010 .02
A Low-Power Programmable DLL-Based Clock Generator with Wide-Range Anti-harmonic Lock
대한전자공학회 ISOCC
2012 .11
이중 보간 방식을 이용한 CMOS 클록 데이터 복원회로
대한전자공학회 학술대회
2009 .07
A 900 MHz 2.2 mW Spread Spectrum Clock Generator based on Direct Frequency Synthesis and Harmonic Injection Locking
대한전자공학회 ISOCC
2009 .11
Design of Clock Gears for Low-power Media Bus
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2008 .07
All-Digital Phase-Locked Loop 용 Slim Clock Delay Line을 사용한 Gated Ring Oscillator Time-to-Digital Converter 설계
대한전자공학회 학술대회
2018 .06
0