지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. 서론
Ⅱ. 클럭 및 데이터 복원회로 설계
Ⅲ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
고속 시리얼 링크를 위한 다중 위상 클럭 발생기의 설계
대한전자공학회 학술대회
2001 .06
2.5 Gb/s 클럭 및 데이터 복원 회로의 설계
대한전기학회 학술대회 논문집
2002 .11
2.5 Gb/s 클럭 및 데이터 복원 회로의 설계
대한전기학회 학술대회 논문집
2002 .11
고속 시리얼 링크를 위한 수신기 유무 판별 회로의 구현
대한전자공학회 학술대회
2013 .07
저전력 2.496-Gb/s 기준 클럭 없는 클럭 데이터 복원 회로
대한전자공학회 학술대회
2016 .11
Pulsed-Vdd : 클럭 네트워크가 없는 동기회로 설계
대한전자공학회 학술대회
2013 .07
새로운 구조의 위상 검출기를 갖는 Gbps급 클럭 / 데이터 복원 회로 ( A Giga-bps Clock and Data Recovery Circuit with a new Phase Detector )
한국통신학회논문지
2001 .06
ATM 교환기용 데이타 및 클럭 복원회로의 설계 ( Design of Data and Clock Recovery Circuit for ATM Switching System )
전자공학회논문지-B
1995 .04
250Mbps 직렬 접속을 위한 클럭 / 데이터의 복구 및 동기 회로 설계 ( Design of 250Mbps Clock / DAta Recovery Circuit for Serial Interface )
대한전자공학회 학술대회
1996 .11
수동 광 가입자망에서의 위상고정루프를 이용한 버스트모드 클럭/데이터 복원회로
전자공학회논문지-SD
2008 .04
새로운 구조의 적응형 위상 검출기를 갖는 Gbps급 CMOS클럭/데이타 복원 회로
한국통신학회논문지
2002 .10
기준 클럭이 없는 300Mbps ~ 4.0Gbps 클럭 데이터 복원 회로
대한전자공학회 학술대회
2008 .05
10Gbps CMOS 클럭/데이터 복원 회로 설계
대한전자공학회 학술대회
2008 .06
무손실 데이터 보상을 갖는 동기회로의 ASIC 구현
한국통신학회논문지
2002 .10
광통신 수신기용 클럭/데이타 복구회로 설계 ( Design of Clock/Data Recovery Circuit for Optical Communication Receiver )
전자공학회논문지-A
1996 .11
100% ASK 수신기를 위한 13.56㎒ RFID Tag용 클럭 복원회로 설계
전자공학회논문지-SD
2008 .11
고속 직렬 디스플레이 인터페이스를 위한 1/4-rate 클록 데이터 복원회로 설계
전기학회논문지
2011 .02
250Mbps 직렬 접속을 위한 클럭/데이타의 복구 및 동피 회로 설계
대한전자공학회 학술대회
1996 .11
생체 의학 정보 수집이 가능한 실리콘 비드용 가변적인 속도 클록 데이터 복원 회로 설계
한국산업정보학회논문지
2015 .08
Muxed Oscillator를 이용한 622mbps 버스트모드 클럭/데이터 복원회로
한국통신학회논문지
2003 .08
0