지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
ABSTRACT
Ⅰ.서론
Ⅱ.CDR 회로의 구성과 동작원리
Ⅲ.제안된 위상 검출기의 동작원리
Ⅳ.CDR회로의 설계
Ⅴ.측정결과
Ⅵ.결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
새로운 구조의 위상 검출기를 갖는 Gbps급 클럭 / 데이터 복원 회로 ( A Giga-bps Clock and Data Recovery Circuit with a new Phase Detector )
한국통신학회논문지
2001 .06
10Gbps CMOS 클럭/데이터 복원 회로 설계
대한전자공학회 학술대회
2008 .06
기준 클럭이 없는 300Mbps ~ 4.0Gbps 클럭 데이터 복원 회로
대한전자공학회 학술대회
2008 .05
10Gbps CMOS 클럭/데이터 복원 회로 설계
대한전자공학회 학술대회
2008 .06
10Gbps CMOS 클록/데이터 복원회로 설계
대한전기학회 학술대회 논문집
2007 .10
수동 광 가입자망에서의 위상고정루프를 이용한 버스트모드 클럭/데이터 복원회로
전자공학회논문지-SD
2008 .04
10Gbps CMOS 클록/데이터 복원회로 설계
대한전기학회 학술대회 논문집
2007 .10
고속 시리얼 데이터 링크용 클럭 및 데이터 복원회로 설계
대한전자공학회 학술대회
2003 .07
1/8-Rate Phase Detector를 이용한 클록-데이터 복원회로
전자공학회논문지
2014 .01
3.125Gbps Reference-less Clock and Data Recovery using 4X Oversampling
전기전자학회논문지
2006 .07
Pulsed-Vdd : 클럭 네트워크가 없는 동기회로 설계
대한전자공학회 학술대회
2013 .07
이중 보간 방식을 이용한 CMOS 클록 데이터 복원회로
대한전자공학회 학술대회
2009 .07
저전력 2.496-Gb/s 기준 클럭 없는 클럭 데이터 복원 회로
대한전자공학회 학술대회
2016 .11
무손실 데이터 보상을 갖는 동기회로의 ASIC 구현
한국통신학회논문지
2002 .10
2.5 Gb/s 클럭 및 데이터 복원 회로의 설계
대한전기학회 학술대회 논문집
2002 .11
2.5 Gb/s 클럭 및 데이터 복원 회로의 설계
대한전기학회 학술대회 논문집
2002 .11
100% ASK 수신기를 위한 13.56㎒ RFID Tag용 클럭 복원회로 설계
전자공학회논문지-SD
2008 .11
랜덤한 NRZ 신호에 동기된 클럭을 추출하는 비트 동기회로 설계 ( Design for Bit Synchronization Circuit of Extraction Synchronized Clock in Random NRZ Signal )
한국통신학회 학술대회논문집
1996 .01
출력폭 감소 이진 위상검출기를 사용한 클록 데이터 복원 회로
대한전자공학회 학술대회
2011 .04
Quarter-Rate Bang-Bang 위상검출기를 사용한 0.18㎛ CMOS 10Gbps CDR 회로 설계
전기전자학회논문지
2009 .06
0