지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
1. 서론
2. 관련연구
3. 혼합 가산기 구조 제안
4. ILP 기반의 최적화
5. 실험 및 분석
6. 결론 및 향후과제
참고 문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
정수 선형 프로그래밍을 이용한 혼합 가산기 구조의 최적 설계
정보과학회논문지 : 시스템 및 이론
2007 .08
보수 이론을 이용한 32비트 파이프라인 캐리 선택 가산기
전자공학회논문지-SD
2002 .09
연산시간/회로면적 설계 공간 탐색을 통한 혼합가산기 기반 디지털 회로 설계
한국통신학회논문지
2009 .10
병렬 가산기의 설계 및 성능 분석
한국정보과학회 학술발표논문집
1990 .10
Substrate Fed Threshold Logic을 이용한 전 가산기의 제작
대한전자공학회 학술대회
1983 .01
이중 경로 십진 부동소수점 가산기 설계
전자공학회논문지
2012 .09
새로운 E_MODL 방식을 이용한 고성능 가산기 구현
한국컴퓨터정보학회논문지
1997 .12
고속 Floating Point Unit 설계
전자공학회논문지-IE
2002 .06
광병렬 가산기의 구성을 위한 알고리즘 제안 및 광학적인 구현 ( Algorithm Proposal and Implementation for Optical Parallel Adder )
대한전자공학회 학술대회
1992 .01
기호치환을 이용한 1-비트 광 가산기 구현 ( Implementation of Optical 1-bit Adder using Symbolic Substitution )
대한전자공학회 학술대회
1993 .01
1 - 비트 기호치환 가산기의 광학적인 구현 ( Optical Implementation for 1 - bit Symbolic Substitution Adder )
전자공학회논문지-A
1994 .08
광병렬 가산기의 구성을 위한 알고리듬 제안 및 광학적인 구현 ( A Proposed Algorithm and its Optical Implementation for Optical Parallel Adder )
전자공학회논문지-B
1992 .12
다중입력 직렬가산기에 관한 연구 ( 대규모신경회로망에 적용가능한 구조 ) ( A Study on Multiple Input Serial Adder )
대한전자공학회 학술대회
1996 .01
고속 검사합 모듈의 가산기 구조에 대한 성능 평가의 비교 연구 ( A comparative study on the performance evaluation of adder architecture in high speed checksum module )
대한전자공학회 학술대회
1998 .01
내적연산을 위한 가산기 공유항의 최적 추출기법 제안 및 이를 이용한 DCT 설계 ( The Optimal Extraction Method of Adder Sharing Component for Inner Product and its Application to DCT Design )
전자공학회논문지-SD
2001 .07
개선된 조건 합 가산기를 이용한 54x54-bit 곱셈기의 설계 ( Design of a 54x54-bit Multiplier Based on a Improved Conditional Sum Adder )
전자공학회논문지-SD
2000 .01
신경 회로망을 이용한 32-bit 부동 소수점 방식 가산기 설계
한국통신학회 학술대회논문집
1989 .11
가산기 - 기반 분산 연산의 최적화 설계 및 이를 이용한 DCT 프로세서 설계
대한전자공학회 학술대회
2000 .11
고속 연산을 위한 병렬 십진 부동소수점 가산기 설계
한국통신학회 학술대회논문집
2013 .06
0