지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Ⅰ. 서론
Ⅱ. 이론적 배경
Ⅲ. 설계
Ⅳ. 결과 및 검토
Ⅴ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
고속 연산을 위한 병렬 십진 부동소수점 가산기 설계
한국통신학회 학술대회논문집
2013 .06
연산시간/회로면적 설계 공간 탐색을 통한 혼합가산기 기반 디지털 회로 설계
한국통신학회논문지
2009 .10
이중 경로 십진 부동소수점 가산기 설계
전자공학회논문지
2012 .09
다중프로세서 칩용 부동소수점 연산기의 구조
대한전자공학회 학술대회
1997 .11
다중프로세서 칩용 부동소수점 연산기의 구조 ( Architecture Design of Floating-Point Unit for Multi-Processor Chip )
대한전자공학회 학술대회
1997 .11
정수 선형 프로그래밍을 이용한 혼합 가산기 구조의 최적 설계
정보과학회논문지 : 시스템 및 이론
2007 .08
선행 제로 예측기를 이용한 고속 연산 십진 부동소수점 가산기 설계
한국정보통신학회논문지
2015 .02
부동소수점 응용을 위한 저온도 마이크로프로세서 설계
정보과학회논문지 : 시스템 및 이론
2009 .12
3D 그래픽 Geometry Engine을 위한 부동소수점 연산기의 설계
전자공학회논문지-SD
2005 .10
멀티미디어를 위한 고속 Floating Point Unit 가산기 설계
한국통신학회 학술대회논문집
1998 .11
Floating-point unit의 설계
한국통신학회 학술대회논문집
1990 .05
부동소수점 덧셈 연산기의 저전력화 구조 ( Low Power Architecture for Floating Point Adder )
대한전자공학회 학술대회
1998 .11
부동소수점 덧셈 연산기의 저전력화 구조
대한전자공학회 학술대회
1998 .11
신경 회로망을 이용한 32-bit 부동 소수점 방식 가산기 설계
한국통신학회 학술대회논문집
1989 .11
Floating-Point Number Processor 설계 ( The Design of Floating-point Unit )
한국통신학회 학술대회논문집
1990 .01
고속 통신을 위한 Floating Point Unit 설계
한국멀티미디어학회 학술발표논문집
1999 .11
병렬 가산기의 설계 및 성능 분석
한국정보과학회 학술발표논문집
1990 .10
3D 그래픽 Geometry Engine을 위한 부동소수점 연산기의 설계
한국통신학회 학술대회논문집
2005 .06
가산기 - 기반 분산연산 DWT 프로세서 설계
한국정보과학회 학술발표논문집
2001 .04
향상된 설계공간을 갖는 혼합 가산기 구조와 최적화
한국정보과학회 학술발표논문집
2006 .06
0