메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
대한전자공학회 전자공학회논문지-SD 전자공학회논문지 SD편 제39권 제7호
발행연도
2002.7
수록면
7 - 15 (9page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
고집적화를 위해 직접변환 아키텍처를 적용한 디지털 DBS 수신기용 광대역 튜너를 CMOS 공정으로 구현하였다. 입력 주파수의 전 범위를 포함하는 정합된 LO I/Q 쿼드러처 신호를 생성하기 위해 링 발진기를 사용하였으며 링 발진기의 낮은 위상 잡음을 해결하기 위해 이중 루프 구조로 주파수 합성기를 설계하였다. 본 논문에서는 이중 루프 주파수 합성기의 매우 느린 주파수 스위칭 시간을 개선하기 위해서 초기 주파수 차이를 보상하는 대역 선택 루프 구조를 제안, 검증하였다. 그리고 하향 변환 믹서는 저전압 동작이 가능하도록 소스 팔로워 구조로 설계하였다. 0.25um CMOS 공정으로 집적된 주파수 합성기와 믹서는 측정 결과 위상 미스매치는 최대 3.4°, 진폭 미스매치는 최대 0.06dB의 쿼드러처 정확도를 얻었으며 950MHz에서 2150MHz로 주파수 변환시 약 600us의 스위칭 시간을 얻었다.

목차

Ⅰ. 서론

Ⅱ. 이중 루프 주파수 합성기

Ⅲ. 제안된 대역 선택 루프

Ⅳ. 소스 팔로워 구조 믹서

Ⅴ. 모의 실험 및 측정 결과

Ⅵ. 결론

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-013713852