지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
All-Digital Phase-Locked Loop 용 Slim Clock Delay Line을 사용한 Gated Ring Oscillator Time-to-Digital Converter 설계
대한전자공학회 학술대회
2018 .06
Analysis and Optimization of Phase Noise of 2 ㎓ All-Digital Phase-Locked Loop
대한전자공학회 학술대회
2020 .08
Fast locking All-Digital Phase-Locked Loop with Adaptive Loop Gain Control
한국통신학회 학술대회논문집
2019 .01
Loop Delay Analysis of All-Digital Phase-Locked Loop using Verilog Behavioral Simulation
한국통신학회 학술대회논문집
2019 .01
A 4.0 – 5.9 GHz ADPLL Design using a 1-step Vernier TDC
대한전자공학회 학술대회
2017 .01
A 19.5 ps-LSB Vernier-type Time-to-digital Converter for PET
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2017 .12
위상 고정 루프 (Phase Locked Loop)의 모델링
대한전자공학회 학술대회
2018 .06
Design and Analysis of 2nd order Charge-Pump Phase-Locked Loop
한국통신학회 학술대회논문집
2019 .01
High Resolution CMOS Frequency-to-digital Converter for a Fine Dust Sensor using a MEMS Resonator
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2022 .06
딜레이 체인과 버니어 구조를 이용한 2단 시간 디지털 변환기의 설계
대한전자공학회 학술대회
2017 .06
A 1.35ps Resolution Vernier TDC for Fine-Resolution ADC
대한전자공학회 학술대회
2019 .06
위상추종(Phase Locked Loop)알고리즘 성능개선을 위한 제어방법 연구
전력전자학회 학술대회 논문집
2015 .11
A 3-dimensional Modified Vernier Time-to-digital Converter for LiDAR Sensors
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2020 .12
시변자계 기반 실시간 Lock-Detection을 위한 Phase-locked-loop의 자동 위상 추적 알고리즘 개발
정보 및 제어 논문집
2017 .10
The Design of a 0.15 ps High Resolution Time-to-Digital Converter
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2015 .06
Harmonic Lock을 예방하고 PVT Variation에 둔감한 Multiplying Delay Locked Loop 설계
대한전자공학회 학술대회
2021 .06
고정자 치 형상에 따른 Vernier 모터의 토크 분석
대한전기학회 학술대회 논문집
2018 .07
A Design of a Wide Range Low Power Delay-Locked Loop for High Efficiency Synchronous Rectifier
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2015 .06
CMOS 0.18um 공정을 이용한 광범위, 저전력 Delay-Locked Loop의 설계
대한전자공학회 학술대회
2015 .06
High Power Efficiency, 8 V~20 V Input Range DC-DC Buck Converter with Phase-Locked Loop
ICPE(ISPE)논문집
2015 .06
0