지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. 서론
Ⅱ. CPPLL의 구조
Ⅲ. VCO 지터로 인한 CPPLL 지터의 수학적 해석
Ⅳ. 일반적인 CPPLL과 제안된 CPPLL의 성능 비교
Ⅴ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
빠른 고정 시간과 작은 지터를 갖는 PLL의 설계
대한전기학회 학술대회 논문집
2000 .07
A Low-Jitter Phase-Locked Loop Based on a Charge Pump Using a Current-Bypass Technique
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2014 .06
Computer Simulation of Jitter Characteristics of PLL for Arbitrary Data and Jitter Patterns
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1993 .01
Low Jitter PLL using Self-Biasing Technique
대한전자공학회 ISOCC
2004 .10
New charge pump with perfect current matching characteristics for low-jitter PLL applications
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2015 .06
Design of Offset Self-Biased PLL for Low Jitter
대한전자공학회 ISOCC
2005 .10
A Low Jitter Phase-Locked Loop based on a Charge Pump Current Controller
대한전자공학회 ISOCC
2004 .10
PLL 고정시간의 저감대책 수립과 저 지터 구현을 위한 위상-주파수 감지기의 설계
대한전기학회 학술대회 논문집
1999 .11
A Fast Lock and Low Jitter Phase Locked Loop with Locking Status Indicator
대한전자공학회 ISOCC
2004 .10
여러 Power Distribution Networks에서 PLL의 지터 성능 분석
대한전자공학회 학술대회
2008 .05
A 285-fsrms Integrated Jitter Injection-Locked Ring PLL with Charge-Stored Complementary Switch Injection Technique
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2016 .12
능동필터를 이용한 빠른 Lock Time을 갖는 PLL
전자공학회논문지
2018 .10
PLL용 charge pump 회로 설계 및 고찰
대한전자공학회 학술대회
1996 .11
PLL용 Charge Pump 회로 설계 및 고찰 ( Design of Charge Pump Circuit for PLL )
대한전자공학회 학술대회
1996 .11
A JITTER FREE ALL DIGITAL PHASE LOCKED LOOP
ICVC : International Conference on VLSI and CAD
1995 .01
The Design of Simple Lock Detection Circuits for PLL Application
대한전자공학회 학술대회
2012 .06
실시간 시뮬레이션 시스템을 이용한 PLL 설계
Proceedings of KIIT Conference
2018 .06
베이스 밴드 신호에서 PLL에 대한 지터 해석 ( Jitter Analysis for the PLL in the Baseband Signal )
전자공학회논문지
1987 .01
A Method to Improve the Performance of Phase-Locked Loop (PLL) for a Single-Phase Inverter Under the Non-Sinusoidal Grid Voltage Conditions
전력전자학회 학술대회 논문집
2017 .11
Capacitance Scaling 구조와 여러 개의 전하 펌프를 이용한 고속의 ΣΔ Fractional-N PLL
전자공학회논문지-SD
2006 .10
0