메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
신종하 (동국대학교) 여승진 (동국대학교) 문준호 (동국대학교) 송민규 (동국대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2008년도 SOC 학술대회
발행연도
2008.5
수록면
279 - 282 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 65㎚ CMOS 공정을 이용하여 1.2V 7-bit 1GS/s CMOS A/D 변환기를 제안한다. 제안된 A/D 변환기는 고속, 저전력, 소면적 구현에 적합한 folding/interpolation (F/I) 구조로 설계되었으며, A/D 변환기 출력의 선형성 향상을 위해 source degeneration 기법을 preamp 에 적용하였다. 또한 저전력 특성을 위해 전압구동 interpolation 기법을 사용하여 전력소모를 최소화하였다. 설계된 A/D 변환기는 1GS/s의 변환속도에서 100㎒의 입력범위를 가지며 이때의 전력소모는 35㎽, 유효칩 면적은 0.19㎟이다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 실험
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004206178