지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
기판 트리거 기술을 이용한 낮은 트리거 전압과 빠른 턴-온 속도를 갖는 GGNMOS 설계에 관한 연구
대한전자공학회 학술대회
2010 .06
Gate-substrate biasing을 이용한 낮은 트리거전압을 갖는 ggNMOS 설계에 관한 연구
대한전자공학회 학술대회
2009 .07
GGNMOS Well-triggering을 이용한 새로운 구조의 ESD 보호회로에 관한 연구
대한전자공학회 학술대회
2006 .11
높은 홀딩 전압을 지니는 GGNMOS기반 ESD 보호회로에 관한 연구
대한전자공학회 학술대회
2015 .11
ggNMOS를 이용한 고전압용 SCR 기반 ESD 보호회로에 관한 연구
대한전자공학회 학술대회
2016 .11
AC Modeling of the ggNMOS ESD Protection Device
[ETRI] ETRI Journal
2005 .10
Stack-ggNMOS을 이용한 높은 홀딩 전압을 갖는 ESD 보호 소자에 관한 연구
대한전자공학회 학술대회
2011 .06
기판 트리거 기술을 이용한 낮은 트리거 전압과 빠른 턴-온 속도를 갖는 GGNMOS 설계에 관한 연구
대한전자공학회 학술대회
2010 .06
게이트-기판 바이어싱 기술을 이용한 낮은 트리거 전압을 갖는 ESD 보호회로
대한전자공학회 학술대회
2008 .11
나노 급 IC에 적용가능한 낮은 트리거 전압을 갖는 SCR 기반의 새로운 ESD 보호 회로 설계에 관한 연구
대한전자공학회 학술대회
2009 .11
Conventional CMOS 공정을 위한 GGNMOS Type의 ESD 보호소자의 TLP 특성 평가
전기전자재료학회논문지
2008 .01
ggNMOS의 설계 변수 변화에 따른 전기적 특성에 관한 연구
대한전자공학회 학술대회
2011 .11
기판 트리거 기술을 이용한 GGNMOS 기반의 ESD 보호소자에 관한 연구
대한전자공학회 학술대회
2011 .06
Gate-Substrate Triggered NMOS (GSTNMOS) with Low Trigger Voltage in the temperature range of 300 K -500 K
ICEIC : International Conference on Electronics, Informations and Communications
2010 .06
New Thyristor Based ESD Protection Devices with High Holding Voltages for On-Chip ESD Protection Circuits
한국정보전자통신기술학회 논문지
2019 .04
ESD Protection Circuit with Low Trigger Voltage and Low Leakage Current using Gate-Substrate Triggered Technique
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2009 .07
New GGNMOS I/O Cell Array for Improved Electrical Overstress Robustness
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2013 .02
PMOS가 삽입된 SCR 기반의 ESD 보호 회로에 관한 연구
전기전자학회논문지
2019 .12
낮은 트리거 전압과 높은 홀딩 전압을 갖는 새로운 구조의 ESD 보호회로에 관한 연구
대한전자공학회 학술대회
2009 .11
Body Floating-GGNMOS의 DCGS에 따른 ESD 보호회로의 감내특성의 변화에 관한 연구
대한전자공학회 학술대회
2016 .06
0