지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
Ⅰ. 서론
Ⅱ. 전압-전류 변환기(V-I Converter)
Ⅲ. 구현 및 측정
Ⅳ. 결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
넓은 주파수 영역 동작의 PLL을 위한 V-I 변환기 설계
전자공학회논문지-SD
2007 .03
향상된 부 스큐 고속 VCO를 이용한 초고주파 PLL
전자공학회논문지-SC
2005 .11
무정전전원장치에 적합한 주파수 제한기와 안티 와인드업을 가지는 새로운 3상 전원각 정보 추출 방식
한국산학기술학회 논문지
2006 .12
9.4GHz PLL VCO의 설계에 관한 연구 ( A Study on the Design of 9.4GHz PLL VCOs )
대한전자공학회 학술대회
1993 .05
주파수 합성기를 위한 PLL 설계 ( A Design of PLL for Frequency Synthesizer )
한국통신학회 학술대회논문집
1998 .01
주파수 합성기를 위한 PLL 설계
한국통신학회 학술대회논문집
1998 .07
옵셋오차전압이 포함된 계통 전압에 강인한 PLL 알고리즘
전력전자학회 학술대회 논문집
2016 .07
주파수 동기를 위한 저 잡음 2.5V 300㎒ CMOS PLL
대한전자공학회 학술대회
2003 .07
저전력 저잡음 클록 합성기 PLL 설계
대한전기학회 학술대회 논문집
2006 .10
문턱 전압 이하에서 동작하는 저전압 전압제어 발진기 설계
대한전자공학회 학술대회
2007 .05
960㎒ Quadrature LC VCO를 이용한 CMOS PLL 주파수 합성기 설계
전자공학회논문지-SD
2009 .07
WLAN을 위한 고속 링 발진기를 이용한 5.8 ㎓ PLL
전자공학회논문지-SC
2008 .03
광대역 주입동기식 주파수 분주기 기반 40 GHz CMOS PLL 주파수 합성기 설계
한국전자파학회논문지
2016 .08
무정전전원장치에 적합한 새로운 전원각 정보 추출 기술
한국산학기술학회 학술대회논문집
2004 .06
A 32㎚ and 0.9V CMOS Phase-Locked Loop with Leakage Current and Power Supply Noise Compensation
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2007 .03
무정전전원장치에 적합한 주파수 제한기와 안티 와인드업을 가지는 PLL 방식
전력전자학회 학술대회 논문집
2004 .07
전압 불평형 계통을 위한 PLL 제어기
전력전자학회 학술대회 논문집
2013 .07
디지털 PLL을 위한 높은 해상도를 갖는 시간-디지털 변환기의 연구
대한전자공학회 학술대회
2008 .06
PLL 기법에 기반한 전원 위상각 검출회로 구성에 관한 연구
한국정밀공학회 학술발표대회 논문집
2005 .06
0