지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
1. 서론
2. 지연시간, 전력, 글리치 모델
3. 게이트 사이징과 버퍼삽입
4. 글리치제거 알고리즘
5. 실험 결과
6. 결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
저전력 CMOS 디지털 회로 설계에서 경로 균등화에 의한 글리치 감소 기법
정보과학회논문지(A)
1999 .10
단일화된 게이트 프리징, 사이징 및 버퍼삽입에 의한 저 전력 최적화 알고리즘
대한전자공학회 학술대회
2004 .06
통계적 최적화를 위한 확률적 글리치 예측 및 경로 균등화 방법
전자공학회논문지-SD
2006 .08
Gate Sizing and Buffer Insertion Algorithm to Reduce Glitch Power Dissipation
Journal of Electrical Engineering and information Science
2000 .06
저전력 설계를 위한 경로 상관관계를 고려한 확률적 글리치 예측 및 제거 방법
대한전자공학회 학술대회
2007 .05
지연 제약 하에서 면적의 최적화를 위한 트랜지스터 사이징과 버퍼 삽입 알고리즘
정보과학회논문지 : 시스템 및 이론
2000 .07
최대가중 독립집합을 이용한 글리치 감소 알고리즘
한국정보과학회 학술발표논문집
2001 .10
저전력 설계를 위한 경로 상관관계를 고려한 확률적 글리치 예측 및 제거 방법
대한전자공학회 학술대회
2007 .07
저전력 설계를 위한 경로 상관관계를 고려한 확률적 글리치 예측 및 제거 방법
대한전자공학회 학술대회
2007 .07
소모전력을 위한 FPGA 알고리즘에 관한 연구
디지털콘텐츠학회논문지
2012 .03
CPLD 구조를 고려한 게이트 레벨 글리치 제거 방법
한국컴퓨터정보학회 학술발표논문집
2017 .01
게이트 사이징과 감각 경로 검색에 의한 CMOS 디지털회로의 저전력 설계 기법
정보과학회논문지(A)
1998 .07
Statistical Optimization using Stochastic Glitch Estimation and Path Balancing
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2007 .07
Novel Glitch Reduction Techniques for Ultra-Low Power Digital Design
대한전자공학회 ISOCC
2013 .11
Stochastic Glitch Elimination considering Path Correlation
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2007 .07
[SoC 설계] 버퍼 삽입을 이용한 Delay와 Noise 특성 개선을 위한 연구
전자공학회논문지-SD
2004 .06
라이브러리 설계와 게이트 사이징을 이용한 이중 모드 회로의 타이밍 최적화
대한전자공학회 학술대회
2015 .11
버퍼와 버퍼 관리
대한산업공학회 춘계공동학술대회 논문집
2002 .05
글리치를 최소화하기 위한 10-비트 CMOS D/A변환기의 설계
대한전자공학회 학술대회
2010 .06
버퍼삽입 인터페이스 방식에 의한 지역컴퓨터 네트워크 설계
한국통신학회 학술대회논문집
1984 .11
0