메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
Hyung Seok Kim (Seoul National University of Science and Technology) Hyouk-Kyu Cha (Seoul National University of Science and Technology)
저널정보
대한전자공학회 JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE Journal of Semiconductor Technology and Science Vol.18 No.4
발행연도
2018.8
수록면
454 - 460 (7page)
DOI
10.5573/JSTS.2018.18.4.454

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper, a low-power, low-noise analog front-end integrated circuit (AFE IC) for neural signal recording is designed using 0.18-μm CMOS process. The proposed circuit consists of a low noise neural amplifier and a programmable gain amplifier with additional gain and bandwidth control to process signals in the 1 Hz to several kHz frequency band. The capacitive-feedback neural amplifier is designed using a complementary cascode input operational transconductance amplifier (OTA) for improved noise characteristics. The programmable gain amplifier, also based on capacitive-feedback architecture with a current mirror OTA, allows control of high-pass cutoff frequencies from sub-1 Hz to 220 Hz and low-pass cutoff frequencies from 530 Hz to 8.9 kHz. In addition, capacitive feedback with programmable crosscoupled input capacitors allows gain control from 6 dB to 24 dB without distortion. An integrated input noise of 4.74 μVrms and noise efficiency factor of 2.91 are measured for the overall AFE IC at maximum gain setting. The IC consumes 2.28 μW of power from a 1-V supply and occupies 0.16 mm² of die area.

목차

Abstract
I. INTRODUCTION
II. ARCHITECTURE AND CIRCUIT DESIGN
IV. MEASUREMENT RESULTS
V. CONCLUSIONS
REFERENCES

참고문헌 (13)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2018-569-003336453