지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. 서론
Ⅱ. 기존의 MDAC 구조
Ⅲ. 제안하는 Charge-Shared Switching MDAC의 구조
Ⅳ. Simmulation 결과
Ⅴ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
비교기 기반의 파이프라인 및 Cyclic 아날로그-디지털 변환기의 성능 저하 원인
대한전자공학회 학술대회
2011 .11
저전력 고해상도 CMOS Algorithmic A/D 변환기를 위한 MDAC 회로 설계
대한전자공학회 학술대회
1996 .11
저전력 고해상도 CMOS Algorithmic A / D 변환기를 위한 MDAC 회로 설계 ( An MDAC Circuit Design for Low-Power High-Resolution CMOS Algorithmic A / D Converters )
대한전자공학회 학술대회
1996 .11
저전압 고속 전류형 Pipelined A/D 변환기의 설계 ( Design of A Low - Voltage and High - Speed Pipelined A/D Converter Using Current - Mode Signals )
전자공학회논문지-A
1994 .03
WLAN용 10비트 40MS/s 0.13㎛ 파이프라인 A/D 변환기
대한전자공학회 학술대회
2008 .06
A 10-Bit 100MS/s CMOS ADC with Low Power MDAC
대한전자공학회 ISOCC
2004 .10
Evaluation of Queues for Shared Memory with the Shared Bus of Pipelined Protocol
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1993 .01
Verilog-A를 이용한 파이프라인 A/D변환기의 모델링
한국통신학회논문지
2007 .10
A Pipelined A / D Converter Architecture for High Linearity and High Yield
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1994 .01
Design of 10-bit 20 Msps Pipelined A / D Converter
대한전자공학회 ISOCC
2005 .10
다단 12-비트 고속 파이프라인 A/D 변환기의 구조 설계 ( An Architecture Design of a Multi-Stage 12-bit High-Speed Pipelined A/D Converter )
전자공학회논문지-A
1995 .12
AN EXTENDED PIPELINED LOGIC SIMULATOR
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1989 .01
메모리 효율성을 높인 Pipelined FFT 프로세서의 설계
한국통신학회 학술대회논문집
2004 .11
A Distributed Control Model for Pipelined Data-path Synthesis
KITE JOURNAL OF ELECTRONICS ENGINEERING
1991 .01
Through Optimization in Pipelined Data-Path Scheduling
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1993 .01
아날로그-디지털 전달함수 평균화기법 기반의 Cyclic ADC의 디지털 보정 기법
전자공학회논문지
2017 .06
셋톱박스용 10-비트 100-MS/s 파이프라인 A/D 변환기의 설계
대한전자공학회 학술대회
2007 .11
High-Speed , Low-Power CMOS Pipelined Analog to Digital Converter
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1998 .01
Register-Transfer Synthesis of Pipelined Data Paths
대한전자공학회 학술대회
1993 .01
10 비트 CMOS Algorithmic A/D 변환기를 위한 저전력 MDAC 회로 설계 ( A Low - Power Multiplaying D/A Converter Design for 10 - bit CMOS Algorithmic A/D Converters )
전자공학회논문지-C
1997 .12
0