지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1 Introduction
2 The Proposed Multiphase Generator
3 Simulation and Experimental Results
4 Conclusions
Acknowledgments
References
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
능동 인덕터를 이용한 전원 클록 발생기
대한전자공학회 학술대회
2012 .11
고속 시리얼 링크를 위한 다중 위상 클럭 발생기의 설계
대한전자공학회 학술대회
2001 .06
A 10-Gb/s Multiphase Clock and Data Recovery Circuit with a Rotational Bang-Bang Phase Detector
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2016 .06
이중 보간 방식을 이용한 CMOS 클록 데이터 복원회로
대한전자공학회 학술대회
2009 .07
Design of Clock Gears for Low-power Media Bus
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2008 .07
A Multi-mode Spread-Spectrum Clock Generator
대한전자공학회 ISOCC
2012 .11
An Efficient Pulse Width Measurement Method using Multiphase Clock Signals for Capacitive Touch Switches
Journal of Electrical Engineering & Technology
2013 .07
A Comprehensive Groundwater Modeling Code using Multicomponent Multiphase Theory (Ⅲ) : Parameter Studies in Multiphase Flow and Transport of Organic Contaminants
대한환경공학회 학술발표논문집
1995 .12
A Sub-1V, 1.6mW, 2.06GHz Clock Generator for Mobile SoC Applications in 32nm CMOS
대한전자공학회 ISOCC
2010 .11
SMD-based internal clock generator for memory test
대한전자공학회 ISOCC
2005 .10
Low jitter 1.5㎓ spread spectrum clock generator
대한전자공학회 ISOCC
2012 .11
스파인 구조를 갖는 클락 분배 네트워크의 특성 분석
대한전자공학회 학술대회
2015 .11
안전한 MCU 클럭 보호를 위한 온칩 클럭 검사기 기반 자동화된 글리치 프리 백업 클럭 변환 기법
대한전자공학회 학술대회
2015 .06
A 0.625-1.2GHz Digital Clock Generator with One-cycle Lock Time
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2006 .07
Design Methodologies for Reliable Clock Networks
Journal of Computing Science and Engineering
2012 .12
Multicomponent , Multiphase Polymers
한국고분자학회 학술대회 연구논문 초록집
1981 .04
A 4 Clock Cycle 64X64 Multiplier with 60 MHz Clock Frequency
KITE JOURNAL OF ELECTRONICS ENGINEERING
1991 .01
The Development of high speed Clock Generator with wide range Voltage Controlled Oscillator
대한전자공학회 ISOCC
2006 .10
Automatic Clock Jitter Analysis Considering Clock Divider
대한전자공학회 ISOCC
2009 .11
A 0.12㎓-1.4㎓ DLL-based Clock Generator with a Multiplied 4-phase Clock Using a 0.18㎛ CMOS Process
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2006 .12
0