지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1 Introduction
2 The conventional CDR
3 The proposed DPA CDR
4 Simulation Results
5 Conclusions
References
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
Design and Simulation of 622 Mb/s Burst Mode Clock Recovery Circuit Using Digital Logic Devices
한국통신학회 학술대회논문집
2001 .07
1Gb/s gated-oscillator burst mode CDR for half-rate clock recovery
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2004 .12
1.25/2.5-Gb/s Dual Bit-Rate Burst-Mode Clock Recovery Circuit Using Gated-Oscillators
대한전자공학회 ISOCC
2005 .10
Clock and Data Recovery Circuit Using Two Digital Phase Aligners and a Phase Interpolator for Burst Mode Applications
대한전자공학회 ISOCC
2007 .10
A Referenceless Burst-Mode Clock and Data Recovery for Optical Communication Systems
대한전자공학회 ISOCC
2012 .11
Variable Rate Clock and Data Recovery Circuit for Biomedical Application
대한전자공학회 ISOCC
2012 .11
Sensor Utility Network를 위한 저전력 burst 클록-데이터 복원 회로를 포함한 클록 시스템
한국통신학회 학술대회논문집
2019 .06
이중 보간 방식을 이용한 CMOS 클록 데이터 복원회로
대한전자공학회 학술대회
2009 .07
1 Gb/s gated-oscillator burst mode CDR with half-rate clock recovery
대한전자공학회 ISOCC
2004 .10
A 5-Gb/s Half-Rate Clock Recovery Circuit
대한전자공학회 ISOCC
2006 .10
광대역 전디지털 클록 데이터 복원회로 설계
전기학회논문지
2012 .11
수동 광 통신망용 버스트모드 클럭/데이터 복원회로 설계
대한전자공학회 학술대회
2008 .11
100Mb/s~3Gb/s 전디지털 클록 데이터 복원회로 설계
대한전자공학회 학술대회
2012 .11
A 1.25-Gb/s Clock and Data Recovery Circuit for Multichannel Application
대한전자공학회 ISOCC
2005 .10
결합 보간 필터를 이용한 QSPK Clock Recovery 회로 ( A QPSK clock recovery circuit based on a combined filter )
한국통신학회논문지
2001 .06
Stream Clock Recovery Circuit implementation using the 2nd-ΣΔ Modulator for DisplayPort
대한전자공학회 학술대회
2009 .07
A 10-Gb/s Power and Area Efficient Clock and Data Recovery Circuit in 65-㎚ CMOS Technology
대한전자공학회 ISOCC
2012 .11
A 0.18-μm CMOS, 10-Gb/s Injection-Locked Clock and Data Recovery Circuit
대한전자공학회 ISOCC
2007 .10
Pulsed-Vdd: Synchronous Circuit Design without Clock Network
대한전자공학회 ISOCC
2013 .11
A 5-Gb/s Half-rate Clock Recovery Circuit in 0.25-μm CMOS Technology
대한전자공학회 ISOCC
2006 .10
0