지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
Ⅰ. 서론
Ⅱ. 제안된 위상ㆍ지연고정루프 설계
Ⅲ. 위상-고정루프 회로 설계
Ⅳ. 시뮬레이션 결과
Ⅳ. 결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
이중루프 위상ㆍ지연고정루프 설계
한국정보통신학회논문지
2011 .07
지연고정루프를 이용한 1㎲ 아래의 위상고정시간을 가지는 Integer-N 방식의 위상고정루프 설계
한국정보통신학회논문지
2009 .11
낮은 잡음 특성을 가지기 위해 이중 루프의 구조를 가지는 위상고정루프 구현
한국정보통신학회논문지
2016 .04
아날로그 부대역 선택 루프를 이용한 위상 고정 루프
전자공학회논문지-SD
2012 .08
광대역 아날로그 이중 루프 Delay-Locked Loop
전자공학회논문지-SC
2007 .01
위상 고정 루프 (Phase Locked Loop)의 모델링
대한전자공학회 학술대회
2018 .06
DLL에서 루프 필터에 따른 Jitter 크기 변화
전자공학회논문지
2013 .12
루프인식 속도를 개선한 CMOS 위상고정루프 (PLL)의 설계
대한전자공학회 학술대회
1994 .11
루프인식 속도를 개선한 CMOS 위상고정루프 ( PLL ) 의 설계 ( A Design of CMOS Phase-Locked Loop with Improved Lock-in Speed )
대한전자공학회 학술대회
1994 .11
새로운 Locking 알고리즘을 이용한 DLL(Delay - Locked - Loop) 설계
대한전자공학회 학술대회
2000 .11
디지털 위상고정루프의 설계 및 성능분석
한국통신학회 학술대회논문집
2003 .07
다중 전하펌프를 이용한 고속 위상고정루프
전자공학회논문지-SD
2009 .02
저전력과 고속 록킹 알고리즘을 갖는 DLL ( Delay-Locked Loop ) 설계 ( A Design of DLL ( Delay-Locked-Loop ) with Low Power & High Speed locking Algorithm )
한국통신학회논문지
2001 .12
위상선택회로를 이용한 600㎒~1.7㎓ 디지털 지연고정루프
한국정보기술학회논문지
2011 .06
스퍼의 크기를 줄이기 위해 VCO 주기마다 전하가 전달되는 구조의 Feedforward 루프필터를 가진 위상고정루프
한국정보통신학회논문지
2013 .10
0.35㎛ CMOS 공정을 이용한 새로운 위상고정 시간이 빠른 위상고정루프
대한전자공학회 학술대회
2007 .11
자기잡음제거 전압제어발진기 이용한 위상고정루프
전자공학회논문지-TC
2010 .08
새로운 듀얼 슬로프 위상 주파수 검출기를 이용한 위상고정 시간이 빠른 위상고정루프
대한전자공학회 학술대회
2007 .07
새로운 듀얼 슬로프 위상 주파수 검출기를 이용한 위상고정 시간이 빠른 위상고정루프
대한전자공학회 학술대회
2007 .07
A Fast Locking Dual-Loop PLL with Adaptive Bandwidth Scheme
전자공학회논문지-SD
2008 .05
0