지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1. 서론
2. 전체회로 구성 및 동작원리
3. 전체회로 시뮬레이션
4. 결론
감사의 글
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
Interger-N frequency synthesizer using TSPC PFD
대한전자공학회 학술대회
2007 .07
Interger-N frequency synthesizer using TSPC PFD
대한전자공학회 학술대회
2007 .07
Frequency Synthesizer for Fast looking
대한전자공학회 학술대회
2007 .05
고속 PLL을 위한 이중구조 PFD
전자공학회논문지-IE
2002 .03
Edge Blocking Phase Frequency Detector을 이용한 고속 Phase Locked Loops
대한전자공학회 학술대회
2012 .06
Design of High Performance PFD(Phase Frequency Detector) Circuit for PLL(Phase Locked Loop)
대한전자공학회 학술대회
2007 .07
위상동기시간을 개선한 Dual PFD 설계
대한전자공학회 학술대회
1999 .11
Design of High Performance PFD(Phase Frequency Detector) Circuit for PLL(Phase Locked Loop)
대한전자공학회 학술대회
2007 .07
An Enhanced Architecture of CMOS Phase Frequency Detector to Increase the Detection Range
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2014 .04
퍼지-PLL 제어기를 이용한 응답특성 개선
조명·전기설비학회논문지
2005 .01
PLL(phase locked loop)을 이용한 No Spike 위상/주파수 검출기의 설계
대한전자공학회 학술대회
2003 .07
고속 저잡음 PLL 클럭 발생기
전자공학회논문지-IE
2002 .09
모바일 시스템에 필요한 향상된 위상주파수검출기를 이용한 위상고정루프
정보 및 제어 논문집
2007 .04
고속 저전압 위상 동기 루프(PLL) 설계
대한전기학회 학술대회 논문집
2007 .04
PLL용 PFD / Charge-Pump / Loop Filter 설계
대한전자공학회 학술대회
2008 .11
2.0Gb/s/pin 이상의 DRAM 인터페이스를 위한 Reference Clock-Based Locking Time을 갖는 Phase-Looked Loop
대한전자공학회 학술대회
2007 .05
고주파 PLL을 위한 VCO 및 PFD 설계에 관한 연구
전기학회논문지
1998 .11
입력전압 1.2V의 2중 PFD를 이용한 PLL회로 설계
대한전자공학회 학술대회
2011 .11
고속 동작 및 저전압 PLL을 위한 위상 주파수 검출기 설계
대한전자공학회 학술대회
2007 .11
고주파 PLL을 위한 고주파 VCO 및 PFD 설계에 관한 연구 ( A Study on the design VCO & PFD for high frequency PLL )
대한전자공학회 학술대회
1998 .01
0