지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
1. 서론
2. 다수 피연산자 가산기의 설계
3. 성능 분석
4. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
볼록 집합을 피연산자로 사용한 형태학적 팽창, 침식 연산의 계산량 감소
대한전자공학회 학술대회
2014 .06
고속 병렬 승산을 위한 Wallace 트리의 수정 및 분석
한국정보과학회 학술발표논문집
1990 .10
고속 연산을 위한 64bit 가산기의 설계
대한전자공학회 학술대회
1998 .06
고속 연산을 위한 64bit 가산기의 설계 ( Design of high speed 64bit adder )
대한전자공학회 학술대회
1998 .07
다치 논리를 이용한 승산기 설계 ( Design of Multiplier Using Multi-Valued Logic )
대한전자공학회 학술대회
1997 .01
GF ( 28 ) 상에서 부분체를 이용한 승산기와 정규기저표현을 이용한 승산기의 비교 ( A Comparison of Finite Field Multiplier Using Subfield and Normal Basis Representation )
한국통신학회 학술대회논문집
1990 .01
GF(2⁸)상에서 부분체를 이용한 승산기와 정규기저표현을 이용한 승산기의 비교
한국통신학회 학술대회논문집
1990 .11
불안정 포인터가 가리키는 피연산자 스택을 가진 자바스크립트 엔진의 성능 향상
한국정보과학회 학술발표논문집
2014 .12
수정형 Wallace 트리를 이용한 N×N 병렬 승산기 모듈 생성기
(구)정보과학회논문지
1995 .01
피연산자 형을 이용한 소프트웨어 척도
(구)정보과학회논문지
1990 .02
칩 면적이 작고 동작속도가 빠른 32 비트 가산기 설계 및 구현 ( Design and Implementation of a 32 Bit Adder having Fast Performance and Small Size )
대한전자공학회 학술대회
1997 .01
셀프-타임드 제산기 ( A Self-Timed Divider )
대한전자공학회 학술대회
1994 .01
최적 알고리즘을 이용한 64비트 CLSA 가산기 설계
한국컴퓨터정보학회논문지
1999 .09
SS규칙을 이용한 2-비트가산기 ( 2-bit Adder using the Rule of Symbolic Substitution )
한국통신학회 학술대회논문집
1992 .01
SS규칙을 이용한 2-비트가산기
한국통신학회 학술대회논문집
1992 .11
디지털 신호처리 시스템을 위한 효율적인 Modular 가산기 설계
한국통신학회 학술대회 및 강연회
2003 .04
부호치환 규칙을 이용한 광2 - 비트가산기 ( Optical 2 - bit Adder Using the Rule of Symbolic Substitution )
한국통신학회논문지
1993 .06
파이프라인 공백을 제거하는 개선된 데이타플로우 구조
한국정보과학회 학술발표논문집
1992 .10
Radix-4 알고리즘을 이용한 다치 승산기 설계
대한전자공학회 학술대회
2002 .11
멀티미디어를 위한 고속 Floating Point Unit 가산기 설계
한국통신학회 학술대회논문집
1998 .11
0