지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
전류 모드 4치 논리 기술을 이용한 고성능 8×8 승산기 설계
대한전기학회 학술대회 논문집
2003 .11
전류 모드 4치 논리 기술을 이용한 고성능 8×8 승산기 설계
대한전기학회 학술대회 논문집
2003 .11
Radix-4 알고리즘을 이용한 다치 승산기 설계
대한전자공학회 학술대회
2002 .11
Implementation of High-Speed Multiplier Using Multi-Valued Logic Circuit
ICEIC : International Conference on Electronics, Informations and Communications
1998 .01
Implementation of High-speed multiplier Using Multi-Valued Logic circuit
ICEIC : International Conference on Electronics, Informations and Communications
1998 .08
GF(2⁸)상에서 부분체를 이용한 승산기와 정규기저표현을 이용한 승산기의 비교
한국통신학회 학술대회논문집
1990 .11
GF ( 28 ) 상에서 부분체를 이용한 승산기와 정규기저표현을 이용한 승산기의 비교 ( A Comparison of Finite Field Multiplier Using Subfield and Normal Basis Representation )
한국통신학회 학술대회논문집
1990 .01
새로운 동적 CMOS 논리 설계방식을 이용한 고성능 32비트 가산기 설계 ( Design of a High-Speed 32-Bit Adder Using a New Dynamic CMOS Logic )
전자공학회논문지-A
1996 .03
3직 Rate Multiplier의 설계 ( On the Design Methods of Ternary Rate Multiplier )
한국통신학회지(정보와통신)
1981 .01
4-2 콤프레서를 이용한 승산기 모듈 생성기의 설계
대한전자공학회 학술대회
1993 .11
순차논리시스템을 이용한 제산기 구성에 관한 연구
한국정보통신학회논문지
2010 .06
Design of High speed 16x16 Multiplier Using by Multi Input Compressor
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2004 .07
GF ( 2m ) 상의 셀배열 승산기의 구성 ( A Construction of Cellular Array Multiplier Over GF ( 2m ) )
전자공학회논문지
1989 .04
전류모드 CMOS 다치 논리회로를 이용한 32×32-Bit Modified Booth 곱셈기 설계
전자공학회논문지-SD
2003 .12
Multi-level 함수 표현법을 이용한 논리 설계 검증 ( Logic Design Verification using A Representation of Multi-level Function )
대한전자공학회 학술대회
1986 .01
Multi-level 함수 표현법을 이용한 논리 설계 검증
대한전자공학회 학술대회
1986 .06
Multiplier 합성
대한전자공학회 기타 간행물
1992 .01
4-2 콤프레서를 이용한 승산기 모듈 생성기의 설계 ( A Design of a Multiplier Modele Generator using 4-2 Compressor )
대한전자공학회 학술대회
1993 .11
논리 세기 개념을 이용한 논리 레벨 시뮬레이션 ( Logic Level Simulation Using The Logic Strength Concept )
대한전자공학회 학술대회
1987 .11
SD 수, PD 수를 이용한 다치 연산기의 설계
한국정보통신학회논문지
1998 .09
0