지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
1992
요약
Ⅰ 서론
Ⅱ IEEE 반올림
Ⅲ 제안된 병렬적 반올림 구조
Ⅳ 결론
참고 문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
IEEE 부동 소수점 덧셈 / 뺄셈 연산에서 효율적인 반올림 알고리즘과 구현 ( Efficient Rounding Algorithm and Implementation for IEEE Floating Point Addition / Subtraction )
전자공학회논문지-B
1995 .03
IEEE 반올림과 덧셈을 동시에 수행하는 부동 소수점 곱셈 연산기 설계 ( Design of the Floating Point Multiplier Performing IEEE Rounding and Addition in Parallel )
전자공학회논문지-C
1997 .11
MPEG - 1 Audio Decoder의 고정소수점 구현에 관한 연구
한국정보과학회 학술발표논문집
2000 .10
3D 그래픽 Geometry Engine을 위한 부동소수점 연산기의 설계
전자공학회논문지-SD
2005 .10
Motor 구동용 32비트 마이크로 컨트롤러에 내장되는 IEEE 단정도 부동 소수점 연산기의 설계 및 시험
대한전자공학회 학술대회
1998 .01
IEEE 754-1985 단정도 부동 소수점 연산용 나눗셈기 설계
대한전기학회 학술대회 논문집
2001 .11
IEEE 754-1985 단정도 부동 소수점 연산용 나눗셈기 설계
대한전기학회 학술대회 논문집
2001 .11
부동 소수점 산술 연산부의 생성기 설계 ( The Design of the Generator for Binary Floating Point Arithmetic Unit )
대한전자공학회 학술대회
1992 .07
부동 소수점 산술 연산부의 생성기 설계
대한전자공학회 학술대회
1992 .06
IEEE 754 단정도 부동 소수점 연산용 곱셈기 설계
대한전기학회 학술대회 논문집
1999 .11
모바일 3D 그래픽 프로세서의 지오메트리 연산을 위한 부동 소수점 연산기 구현
대한전자공학회 학술대회
2005 .11
SoC 하드웨어 설계를 위한 SIFT 특징점 위치 결정 알고리즘의 고정 소수점 모델링 및 성능 분석
전자공학회논문지-SD
2008 .06
비선형 함수 연산을 위한 FPGA 기반의 부동 소수점 프로세서의 설계
대한전기학회 학술대회 논문집
2007 .10
적응 혼합 가우시안 모델 기반 이동 객체 검출 알고리즘의 고정 소수점 DSP 구현
한국지능시스템학회 학술발표 논문집
2010 .04
고정 소수점 연산을 이용한 WCDMA 중계기에서의 귀환 신호 제거 알고리즘의 개발
전자공학회논문지-SP
2009 .01
신경 회로망을 이용한 32-bit 부동 소수점 방식 가산기 설계
한국통신학회 학술대회논문집
1989 .11
수퍼스칼라 마이크로프로세서용 부동 소수점 연산회로의 설계 ( A Design of Floating-Point Arithmetic Unit for Superscalar Microprocessor )
한국통신학회논문지
1996 .05
임베디드 디바이스에서 음성 인식 알고리듬 구현을 위한 부동 소수점 연산의 고정 소수점 연산 변환 기법
대한전자공학회 학술대회
2007 .07
Automatic Floating-Point to Fixed-Point Conversion for Speech Recognition in Embedded Device
대한전자공학회 학술대회
2007 .07
새로운 제산/제곱근기를 내장한 고성능 부동 소수점 유닛의 설계
전자공학회논문지-SD
2000 .12
0