지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
PLL을 이용한 클럭발생기의 설계
대한전자공학회 학술대회
1997 .11
PLL을 이용한 클럭발생기의 설계 ( A Design of a PLL-based Clock Generator )
대한전자공학회 학술대회
1997 .11
동기식 전송망에 적용되는 DP-PLL 특성에 관한 연구 ( A Study on the Characteristics of DP-PLL in a SDH-Based Network )
한국통신학회논문지
1997 .06
고주파수 동기장치용 DP-PLL의 설계를 위한 위상차 검출방식과 프로세스 알고리듬 ( A Phase-Difference Detection Method and its Process Algorithm for DP-PLL Design of the High Frequency Synchronization Device )
전자공학회논문지-A
1992 .08
900㎒ PLL 모듈의 설계 및 위상잡음 개선의 연구
한국통신학회 학술대회논문집
2001 .07
Mpeg-2 시스템의 클럭 복원을 위한 Pll의 구현 ( A Implementation of the Pll for Mpeg-2 System Clock Recovery )
대한전자공학회 학술대회
1995 .01
그리드 동기형 PLL의 위상오차 개선
전력전자학회 학술대회 논문집
2012 .07
DP 영역의 Grouping에 관한 연구 ( A Study on Grouping of DP Regions )
한국통신학회 학술대회논문집
1987 .01
마이크로프로세서 응용에 적합한 새로운 구조의 위상/주파수 검출기를 가지는 50 to 150MHz PLL
대한전자공학회 학술대회
1999 .11
초 광대역용 PLL 설계에 관한 연구
한국인터넷방송통신학회 논문지
2010 .01
MPEG-2 시스템 클럭 복원을 위한 디지털 PLL 구현 ( Implementation of Digital PLL For MPEG-2 System Clock Recovery )
대한전자공학회 학술대회
1996 .01
A 1.25 GHz Low Power Multi-phase PLL Using Phase Interpolation between Two Complementary Clocks
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2015 .12
입력전압 1.2V의 2중 PFD를 이용한 PLL회로 설계
대한전자공학회 학술대회
2011 .11
가상 2상 방식을 사용한 단상 PLL 알고리즘의 성능 비교
대한전기학회 학술대회 논문집
2006 .10
타이밍 클럭 복원 회로에 사용된 PLL의 최적 파라미터 결정 ( Optimum Parameter Determination of PLL Used in Timing Clock Recovery Circuit )
전자공학회논문지
1987 .05
고속 동작 및 저전압 PLL을 위한 위상 주파수 검출기 설계
대한전자공학회 학술대회
2007 .11
실시간 시뮬레이션 시스템을 이용한 PLL 설계
Proceedings of KIIT Conference
2018 .06
Benchmarking of Small-signal Dynamics of single-phase PLLs
ICPE(ISPE)논문집
2015 .06
고속 CMOS PLL 응용을 위한 위상 / 주파수 검출기 설계
대한전자공학회 학술대회
1998 .01
저 전력 클록 합성기 PLL 설계
대한전자공학회 학술대회
2005 .05
0