지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
ABSTRACT
Ⅰ. 서론
Ⅱ. 유한체 곱셈기
Ⅲ. 제안된 곱셈기의 성능 평가
Ⅳ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
유한체 GF(2ⁿ) 위의 고속 연산 방법
정보보호학회논문지
1995 .06
유한체 GF(24)를 이용한 GF(216)의 직렬 곱셈기 설계와 이의 C언어 시뮬레이션
한국컴퓨터정보학회논문지
2001 .09
유한체 GF ( 2m ) 상의 승산기 구조에 관한 연구 ( A Study on Construction of the Multiplier Over Finite Field GF ( 2m ) )
대한전자공학회 학술대회
1992 .07
GF ( 2m ) 상의 유한체 승산기 설계 및 비교 ( A Design and Comparison of Finite Field Multipliers over GF ( 2m ) )
전자공학회논문지-B
1991 .10
제약적인 환경에 적합한 유한체 연산기 구조 설계
정보보호학회논문지
2008 .06
All - One Polynomial에 의해 정의된 유한체 GF(2m) 상의 새로운 Low - Complexity Bit - Parallel 정규기저 곱셈기
정보과학회논문지 : 시스템 및 이론
2004 .02
All - One 다항식에 의해 정의된 유한체 GF(2m) 상의 효율적인 Bit - Parallel 정규기저 곱셈기
한국정보과학회 학술발표논문집
2003 .04
GF(2ⁿ)에서의 직렬-병렬 곱셈기 구조
정보보호학회논문지
2003 .06
LSB 우선 비트직렬 정규기저 곱셈기의 하드웨어 구현
한국정보기술학회논문지
2013 .01
Polynomial basis 방식의 고속 마스트로비토 곱셈기
Proceedings of KIIT Conference
2005 .07
계층적인 구조를 갖는 고속 병렬 곱셈기 ( A High Speed Parallel Multiplier with Hierarchical Architecture )
전자공학회논문지-IE
2000 .09
GF MULTIPLIER ARCHITECTURE USING MULTIPLE ORDER α-MULTIPLYING CIRCUIT
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2006 .07
32 x 32 비트 고속 병렬 곱셈기 구조 ( An Architecture for 32 x 32 bit high speed parallel multiplier )
전자공학회논문지-B
1994 .10
기약 All One Polynomial을 이용한 유한체 GF(2^m)상의 시스톨릭 곱셈기 설계
한국통신학회논문지
2004 .08
유한체 상에서 고속 연산을 위한 직렬 곱셈기의 병렬화 구조
정보보호학회논문지
2007 .02
유한체 p=3인 경우의 곱셈기 구성에 관한 연구
대한전자공학회 학술대회
2012 .06
GF ( 3m ) 상의 승산기 구성 이론 ( A Construction Theory of Multiplier on GF ( 3m ) )
대한전자공학회 학술대회
1988 .11
GF ( 2 ) 상의 승산기 구성에 관한 연구 ( A Study on the Multiplier for Finite Field GF ( 2 ) )
대한전자공학회 학술대회
1987 .07
Polynomial basis 방식의 3배속 직렬 유한체 곱셈기
한국정보통신학회논문지
2006 .02
유한체 상에서의 효과적인 직렬 곱셈기의 설계
한국통신학회논문지
2002 .11
0