지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
ABSTRACT
Ⅰ. 서론
Ⅱ. Conventional DLL based frequency Synthesizer
Ⅲ. Proposed DLL 전체 구조 및 동작
Ⅳ. VCD(voltage controlled delay line)
Ⅴ. FM(frequency multiplier) & dege detector
Ⅵ. 시뮬레이션 결과
Ⅶ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
작은 지터를 가지는 2단 구조의 혼성모드 DLL
대한전자공학회 학술대회
2006 .06
Unlimited integer-N DLL-based frequency synthesizer
대한전자공학회 ISOCC
2004 .10
소프트웨어 GPS 수신기에서의 벡터 DLL 구현과 성능 분석
정보 및 제어 논문집
2008 .04
A High-Resolution Dual-Loop Digital DLL
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2016 .08
고속 메모리동작을 위한 디지털 DLL회로 설계 ( A Design of Digital DLL Circuits For High-Speed Memory )
전자공학회논문지-SD
2000 .07
A 2㎓ DLL-Based Frequency Multiplier for Dynamic Frequency Scaling
ICEIC : International Conference on Electronics, Informations and Communications
2008 .06
[특집] PLL, DLL&clock recovery IC 설계 기술
전자공학회지
2004 .09
BCI 테스트를 사용한 DLL의 전자기적 내성평가
대한전자공학회 학술대회
2014 .11
광대역 아날로그 이중 루프 Delay-Locked Loop
전자공학회논문지-SC
2007 .01
All Digital DLL with Three Phase Tuning Stages
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
A Delay-Locked Loop ( DLL ) for On-Chip Clock Driver
대한전자공학회 학술대회
1998 .01
A 0.12㎓-1.4㎓ DLL-based Clock Generator with a Multiplied 4-phase Clock Using a 0.18㎛ CMOS Process
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2006 .12
실내 무선 DS-CDMA 방식에서 다중경로 페이딩 영향을 고려한 DLL 설계와 성능평가
한국음향학회지
1997 .01
DLL 구조를 이용한 Ultra Wide-band 통신용 신호 검출 알고리즘
대한전자공학회 학술대회
2003 .07
DS-CDMA 시스템에서 보간기를 이용한 PN부호 추적 DLL 알고리즘
한국통신학회 학술대회논문집
1998 .11
±60ps 位相合わせ精度の高速DRAM用 多位相出力デジタル制御DLL ( All-Digital Multi-Phase DLL with ±60ps Skew Revolution for High-Speed DRAMs )
대한전자공학회 워크샵
1997 .01
대역제한된 WCDMA 시스템에서 동기 DLL의 성능 분석
한국통신학회 학술대회 및 강연회
2000 .05
Performance Analysis of a Vector DLL Based GPS Receiver
Journal of Positioning, Navigation, and Timing
2012 .01
유닉스 환경에서의 DLL의 동적 업그레이드
한국정보과학회 학술발표논문집
1998 .10
0