지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
ABSTRACT
Ⅰ. 서론
Ⅱ. 3D 그래픽 렌더링 파이프라인
Ⅲ. 벡터 처리기 회로 설계
Ⅳ. 누승기, 제산기 및 제곱근기 회로 설계
Ⅴ. 설계 검증 및 성능 평가
Ⅵ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
3차원 그래픽 가속기의 효율적인 파이프라인 설계
대한전자공학회 학술대회
2002 .06
모바일 기기를 위한 3D 그래픽 가속기 플랫폼의 구현
대한전자공학회 학술대회
2004 .06
3D 그래픽 가속기를 위한 검증시스템의 설계 및 구현
대한전자공학회 학술대회
2005 .11
모바일 그래픽 응용을 위한 파이프라인 구조 특수 목적 연산회로의 하드웨어 설계
한국정보통신학회논문지
2013 .08
내장형 3차원 그래픽 렌더링 처리기의 전력소모
한국게임학회 논문지
2004 .09
모바일 3차원 그래픽 프로세서의 조명처리 연산을 위한 초월함수 연산기 구현
대한전자공학회 학술대회
2005 .11
레이아웃 가속기 개발을 위한 설계 기초 연구 ( A Study on the Design of a Layout Accelerator )
특정연구 결과 발표회 논문집
1987 .01
레이아웃 가속기 개발을 위한 설계 기초 연구 ( A Study on the Design of a Layout Accelerator )
한국통신학회 학술대회논문집
1987 .01
모바일 3D 그래픽 프로세서의 지오메트리 연산을 위한 부동 소수점 연산기 구현
대한전자공학회 학술대회
2005 .11
부동 소수점 산술 연산부의 생성기 설계 ( The Design of the Generator for Binary Floating Point Arithmetic Unit )
대한전자공학회 학술대회
1992 .07
부동 소수점 산술 연산부의 생성기 설계
대한전자공학회 학술대회
1992 .06
모바일 3차원 그래픽을 위한 조명 연산 엔진 설계
대한전자공학회 학술대회
2008 .06
휴대기기용 저전력 전원회로의 반도체 집적회로 설계
대한전자공학회 학술대회
2017 .11
Graphic Accelerator IP for 2D Vectors in Mobile Environment
INTERNATIONAL CONFERENCE ON FUTURE INFORMATION & COMMUNICATION ENGINEERING
2007 .07
행렬 · 벡터 연산용 1-차원 시스톨릭 어레이 프로세서를 이용한 그래픽 가속기의 설계 ( Design of a Graphic Accelerator using 1-Dimensional Systolic Array Processor for Matrix · Vector Opertion )
전자공학회논문지-B
1993 .01
FFT 연산회로 설계 ( Design of FFT Arithmetic Unit )
대한전자공학회 학술대회
1986 .01
Power Operation Accelerator to speed up lighting in 3D Graphics
대한전자공학회 학술대회
1998 .11
Power Operation Accelerator to speed up lighting in 3D Graphics
대한전자공학회 학술대회
1998 .11
Design of Pipelined Floating-Point Arithmetic Unit for Mobile 3D Graphics Applications
멀티미디어학회논문지
2008 .06
개선된 스캔라인 엣지 플래그 방식의 벡터 그래픽 가속기 설계
대한전자공학회 학술대회
2008 .05
0