지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
ABSTRACT
Ⅰ. 서론
Ⅱ. 모바일용 3차원 그래픽 프로세서 구조와 설계 사양
Ⅲ. 승산기의 하드웨어 설계
Ⅳ. 설계 검증 및 성능 분석
Ⅴ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
모바일 그래픽 가속기용 부동소수점 절사승산기 설계
한국정보통신학회논문지
2007 .03
병렬 승산기의 설계 및 구현 ( The Design and Implementation of Parallel Multipliers )
전자공학회논문지-A
1991 .03
개인용 컴퓨터상의 그래픽스 인터페이스 설계와 응용 ( Design and Applications of Graphics Interface on Personal Computer )
전자공학회논문지
1989 .01
개인용 컴퓨터상의 그래픽스 인터페이스 설계와 응용 ( Design and Applications of Graphics Interface on Personal Computer )
대한전자공학회 학술대회
1988 .01
회로 복잡도를 개선한 AOP 기반의 GF(2m) 승산기
대한전자공학회 학술대회
2003 .07
신경 회로망 개념을 이용한 32-bit 부동소수점 곱셈기 설계
한국통신학회 학술대회논문집
1989 .11
진보된 승산기 구성에 관한 연구
대한전자공학회 학술대회
2017 .06
고속 병렬 승산기의 설계 및 구현 ( The Design and Implementation of Fast Parallel Multipliers )
대한전자공학회 학술대회
1990 .11
고속 병렬 승산기의 설계 및 구현
대한전자공학회 학술대회
1990 .11
단정도/배정도 승산을 위한 200-㎒@2.5-V 이중 모드 승산기
한국정보통신학회논문지
2000 .12
고속 그래픽 처리를 위한 잉여수계 승산기 설계에 관한 연구 ( A Study on the design of RNS Multiplier to speed up the Graphic Process )
전자공학회논문지-B
1996 .01
저전력 승산기 보조 프로세서 설계
대한전자공학회 학술대회
2001 .06
GF (2m) 상의 승산기 구성에 관한 연구
대한전기학회 학술대회 논문집
1987 .07
Bit code 연산에 의한 GF (2m) 상의 승산기 구성
대한전자공학회 학술대회
1986 .12
신경회로망을 이용한 부동소수점 곱셈기와 나눗셈기 설계 ( Implementation of floating point multiplier and divider with Neural Networks )
대한전자공학회 학술대회
1989 .07
3D 그래픽 Geometry Engine을 위한 부동소수점 연산기의 설계
한국통신학회 학술대회논문집
2005 .06
병렬 모듈러 승산기의 설계 연구 ( Study of PArallel Modular Multiplier Design )
대한전자공학회 학술대회
1996 .11
병렬 모듈러 승산기의 설계 연구
대한전자공학회 학술대회
1996 .11
Design of GF(3m) Current-mode CMOS Multiplier
전기전자학회논문지
2004 .07
WebGL을 이용한 블록 기반 컴퓨터 그래픽스 교육용 소프트웨어 모델
한국게임학회 논문지
2015 .06
0