메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
김태완 (경희대학교) 송문빈 (경희대학교) 이선용 (경희대학교) 정연모 (경희대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2007년도 SOC 학술대회
발행연도
2007.5
수록면
361 - 364 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 SoC(System on a Chip)의 효율적인 설계와 빠른 검증을 위한 TLTG(Transaction Level TestBench Generation) 방법에 대해 연구하였다. 이를 위하여 Active-HDL과 Matlab의 Simulink를 이용하였다. TLTG 방법은 실제로 RTL(Register Transfer Level) 수준의 IP(Intellectual Property)를 이용하여 TLM(Transaction Level Modeling) 설계를 지원하는 소프트웨어인 Simulink로 환경을 구현하여 검증하는 방법이다. 이는 Prototyping 검증 방법을 거칠 필요 없이 IP의 동작여부를 확인할 수 있으며 Simulink로 구축한 가상환경에서 제공하는 입력 신호들을 Active-HDL과 상호 연동하여 자동으로 testbench를 생성할 수 있다. 또한 이렇게 가상환경을 제공함으로써 테스트를 위해서 통신 패킷같이 많은 양의 입력 신호 값을 필요로 하는 분야에서 효율적으로 testbench를 자동으로 생성할 수 있다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. TLTG 방법
Ⅲ. TLTG 방법론의 적용
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-000994604