메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
이종석 (숭실대학교) 문용 (숭실대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 대한전자공학회 2011년 SoC 학술대회
발행연도
2011.4
수록면
336 - 339 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
공정에 제한받지 않고 높은 해상도를 얻을 수 있는 버니어 3-stage 시간 디지털 변환기(TDC)를 설계하였다. 제안하는 TDC는 기존의 시간 증폭기(TA)보다 높은 선형성과 넓은 입력범위를 갖는 버니어 시간 증폭기(VTA)를 사용하였다. 제안하는 TDC 또한 버니어 구조를 사용하였기 때문에 고급공정에 제한받지 않아도 높은 해상도를 얻을 수 있다. 제안한 3-stage TDC는 0.18㎛ CMOS 공정으로 설계 하였고, 전원 전압은 1.8V로 시뮬레이션 하였다. 전체 입력 범위는 320ps이고 전체 해상도는 11bit, 0.16ps 이다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 모의실험 및 결과
Ⅲ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-000250227