메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
신성철 (한양대학교) 유창식 (한양대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2008년도 SOC 학술대회
발행연도
2008.5
수록면
13 - 16 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 디지털 회로를 이용한 6-bit flash A/D 변환기를 제안하였다. 기존의 flash A/D 변환기는 아날로그 비교기를 사용해서 기준전압과 입력전압을 비교한다. 이로 인해 해상도의 증가에 따른 비교기의 기하급수적인 증가가 많은 전력 소모와 큰 면적 사용을 야기한다. 이를 해결하기 위해 본 논문에서는 delay cell과 PD를 사용하여 비교기의 동작을 수행하도록 하였다. 그 결과 50.4㎽의 전력소모와 +0.6LSB이내의 DNL/INL, 그리고 15㎒의 입력 주파수에 대해 32.6㏈의 출력 SNR을 얻을 수 있었다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 실험
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004205500