지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
Ⅰ. 서론
Ⅱ. 플래시 A/D 변환기 구조와 동작
Ⅲ. 제안된 AD 변환기 회로설계
Ⅳ. 시뮬레이션 결과
Ⅴ. 결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
효율적인 CMOS AD 변환기 구조에 관한 연구
대한전자공학회 학술대회
2008 .05
고속 임베디드 시스템 응용을 위한 CMOS AD 변환기 설계
한국통신학회논문지
2008 .05
수정된 CMOS 플래시 AD변환기 구현
대한전자공학회 학술대회
2008 .06
수정된 CMOS 플래시 AD변환기 구현
대한전자공학회 학술대회
2008 .06
디지털 회로를 이용한 6비트 플래시 아날로그-디지털 변환기
대한전자공학회 학술대회
2008 .05
Design of a 6-bit 500MS/s CMOS A/D Converter with Comparator-Based Input Voltage Range Detection Circuit
한국통신학회논문지
2013 .04
입력전압범위 감지회로를 이용한 6비트 250MS/s CMOS A/D 변환기 설계
전자공학회논문지-SD
2010 .05
비교기 그룹의 기준전압을 치환하며 두 번의 비교를 진행하는 스토캐스틱 아날로그-디지털 변환기
대한전자공학회 학술대회
2016 .06
저전력 설계를 위한 비교기 기반의 파이프라인 AD변환기 분석
대한전자공학회 학술대회
2009 .07
5.4비트의 유효비트를 가지는 1V 1.6-GS/s 6비트 플래쉬 아날로그-디지털 변환기
한국정보기술학회논문지
2013 .11
저전력 설계를 위한 비교기 기반의 파이프라인 AD변환기 분석
대한전자공학회 학술대회
2009 .07
8-bit flash ADC 설계
대한전자공학회 학술대회
1999 .11
3개의 비교기를 이용한 스탭당 2비트의 10비트 SAR ADC 설계
대한전자공학회 학술대회
2016 .06
저 전력 10비트 플래시-SAR A/D 변환기 설계
한국통신학회논문지
2015 .04
파이프라인 ADC를 위한 저 전력소모와 작은 칩 사이즈의 내부 Flash ADC의 설계
대한전자공학회 학술대회
2009 .07
저전력 8비트 10MS/s 파이프라인 ADC 설계
대한전기학회 학술대회 논문집
2006 .10
클록 보정회로를 가진 1V 1.6-GS/s 6-bit Flash ADC
한국정보통신학회논문지
2012 .09
8비트 2단 Flash A / D 변환기의 설계 ( A Design of a 8-Bit Two-Step Flash A / D Converter )
대한전자공학회 학술대회
1997 .11
8비트 2단 Flash A/D 변환기의 설계
대한전자공학회 학술대회
1997 .11
0