메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
이한열 (금오공과대학교) 정동길 (금오공과대학교) 장영찬 (금오공과대학교)
저널정보
한국정보기술학회 한국정보기술학회논문지 한국정보기술학회논문지 제11권 제11호(JKIIT, Vol.11, No.11)
발행연도
2013.11
수록면
11 - 18 (8page)
DOI
10.14801/kiitr.2013.11.11.11

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (3)

초록· 키워드

오류제보하기
본 논문은 1V 1.6-GS/s 6비트 플래쉬 아날로그-디지털 변환기(ADC: Analog-to-Digital Converter)를 제안한다. 1 V의 저전압에서 고속 동작의 입력 단을 위해 bootstrapped 아날로그 스위치를 사용하는 단일 트랙/홀드 회로가 사용되며, 각 비교기 출력 단에 SR 래치를 추가함으로 플래쉬 ADC의 동적 특성이 개선되었다. 제안된 플래쉬 ADC는 1V 90nm의 1-poly 9-metal CMOS 공정에서 제작되었다. 측정된 DNL(Differential Nonlinearity)과 INL(Integral Non-linearity)은 +0.56/-0.49 LSB(Least Significant Bit)와 +0.74/-0.84 LSB이며, 나이퀴스트 주파수인 800MHz의 아날로그 입력신호에 대해 측정된 SNDR(Signal-to-Noise and Distortion Ratio)과 ENOB(Effective Number of Bits)는 34.3dB와 5.4비트이다. 비교기 출력 단에 추가된 SR 래치는 0.3비트의 ENOB를 향상시켰다. 플래쉬 ADC의 면적과 전력소모는 각각 800×500μ㎡와 399.3mW 이다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 1.6-GS/s 6비트 플래쉬 ADC
Ⅲ. 칩 제작 및 측정 결과
Ⅳ. 결론
References

참고문헌 (8)

참고문헌 신청

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2014-560-002646093