메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 CMOS 회로내에서 Stuck-Open 고장을 검출할 수 있도록 부가회로가 첨가된 Self-Test 방식을 제안한다. 이 방법은 초기화 벡터와 테스트 벡터로 구성된 입력이 활성화된 경로를 통하여 전파되는 과정을 Primary 출력단에서 연속적으로 관측함으로써 각 게이트 소자의 고장을 효율적으로 검출할 수 있음을 보였으며 출력단에서 궤환된 테스트 벡터들은 테스트 벡터들이 가해지는 동안 테스크 벡터를 생성 하므로 테스트 패턴 생성 시간을 짧게 한다. 따라서 활성화된 모든 경로에 이 방식을 적응시키면 회로내의 모든 Stuck- Open 고장을 검출할 수 있다.

목차

요약

1. 서론

2. 본문

3. 결론

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017968620