지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Ⅰ. 서론
Ⅱ. 종래 회로의 구조 및 동작원리
Ⅲ. 전력소비 고찰
Ⅳ. 제안한 회로의 구조 및 동작원리
Ⅴ. 시뮬레이션 결과
Ⅵ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
최소 지연 시간을 갖는 CMOS buffer 회로의 설계 기법 ( The Design Methodology of Minimum-delay CMOS Buffer Circuits )
전자공학회논문지
1988 .05
저전력 CMOS테이퍼드 버퍼 회로 ( Low Power CMOS Tapered Buffer Circuit )
대한전자공학회 워크샵
1996 .01
저전력 CMOS 기준전류 발생회로
대한전자공학회 학술대회
2001 .06
저전력 CMOS 기준전압 발생 회로 ( A Low-Power CMOS Voltage Reference Circuit )
대한전자공학회 학술대회
1998 .01
저전력 전류모드 CMOS 기준전압 발생 회로
대한전자공학회 학술대회
1998 .11
저전력 전류모드 CMOS 기준전압 발생 회로 ( A Low-Power Current-Mode CMOS Voltage Reference Circuit )
대한전자공학회 학술대회
1998 .11
Design of CMOS Tapered Buffer for Minimum Power-delay Product
대한전자공학회 토론회
1996 .01
Design of CMOS Tapered Buffer for Minimum Power-delay Product
대한전자공학회 학술대회
1996 .07
활성 클럭펄스로 제어되는 3.3V/5V 저전력 TTL-to-CMOS 입력 버퍼
전기전자학회논문지
2001 .07
CMOS 회로에 대한 테스트 생성 방법 ( A Test Generation Method for CMOS Circuits )
대한전자공학회 학술대회
1988 .11
CMOS 회로의 테스트 생성 알고리즘 ( A Test Generation Algorithm for CMOS Circuits )
전자공학회지
1984 .11
정적 CMOS 회로의 단락 소모 전력 예측 기법
전자공학회논문지-SD
2000 .11
CMOS 회로의 단락 전류 예측 기법
정보과학회논문지 : 시스템 및 이론
2000 .11
CMOS 조합 논리 회로에서의 전력 가 기법
대한전자공학회 학술대회
1996 .11
CMOS 조합 논리 회로에서의 전력 평가 기법 ( The Method Power Estimation in CMOS Combinational Circuits )
대한전자공학회 학술대회
1996 .11
CMOS 게이트에 의해서 구동 되는 배선 회로 압축 기술 ( A Compression Technique for Interconnect Circuits Driven by a CMOS Gate )
전자공학회논문지-SD
2000 .01
저전압용 CMOS 온-칩 기준 전압 및 전류 회로 ( CMOS On - Chip Voltage and Current Reference Circuits for Low - Voltage Applications )
전자공학회논문지-C
1997 .04
버퍼와 버퍼 관리
대한산업공학회 춘계공동학술대회 논문집
2002 .05
누설전력소비만을 갖는 CMOS 전달게이트 회로
대한전자공학회 학술대회
2008 .06
CMOS 최적 회로 합성기 연구 ( An Optimized Sizing Program for CMOS Circuits )
특정연구 결과 발표회 논문집
1989 .01
0