지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Ⅰ. 서론
Ⅱ. 제안하는 온-칩 전류 레퍼런스 회로
Ⅲ. 제안하는 온-칩 전압 레퍼런스 회로
Ⅳ. 시제품 제작 및 성능 측정 결과
Ⅴ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
저전압용 CMOS 온-칩 전압 및 전류 레퍼런스 회로
대한전자공학회 학술대회
1996 .11
저전력 전류모드 CMOS 기준전압 발생 회로 ( A Low-Power Current-Mode CMOS Voltage Reference Circuit )
대한전자공학회 학술대회
1998 .11
저전력 전류모드 CMOS 기준전압 발생 회로
대한전자공학회 학술대회
1998 .11
저전압용 CMOS 온-칩 전압 및 전류 레퍼런스 회로 ( COMS On-chip Voltage and Current Reference Circuits for Low-Voltage Applications )
대한전자공학회 학술대회
1996 .11
CMOS 온-칩 전류 레퍼런스 회로1
대한전자공학회 학술대회
1995 .01
저전압용 CMOS 온-칩 기준 전압 및 전류 회로 ( CMOS On - Chip Voltage and Current Reference Circuits for Low - Voltage Applications )
전자공학회논문지-C
1997 .04
저전력 CMOS 기준전압 발생 회로 ( A Low-Power CMOS Voltage Reference Circuit )
대한전자공학회 학술대회
1998 .01
CMOS 아날로그 셀 라이브레리 설계에 관한 연구 - CMOS 온-칩 전류 레퍼런스 회로 ( A Study on a CMOS Analog Cell-Library Design ( - A CMOS On-Chip Current Reference Circuit ) )
전자공학회논문지-A
1996 .04
저전력 CMOS 기준전류 발생회로
대한전자공학회 학술대회
2001 .06
온도 보상 회로가 포함된 CMOS 기준 전압원의 설계
대한전자공학회 학술대회
2006 .11
0.5V CMOS 밴드갭 기준 전압 발생 회로 설계
대한전자공학회 학술대회
2012 .11
Mixed-Level CMOS 회로의 고속 고장 시뮬레이션 ( Fast Fault Simulation for Mixed-Level CMOS Circuits )
대한전자공학회 학술대회
1994 .11
저전력 CMOS On-Chip 기준전압 발생회로
전기전자학회논문지
2000 .12
저전압 저전력 듀얼 모드CMOS 전류원
한국정보통신학회논문지
2010 .04
이산시간 전압모드 CMOS 혼돈 발생회로의 특성해석 ( Characteristic Analysis of the Discrete Time Voltage Mode CMOS Chaos Generative Circuit )
전자공학회논문지-SC
2000 .05
CMOS 회로에 대한 테스트 생성 방법 ( A Test Generation Method for CMOS Circuits )
대한전자공학회 학술대회
1988 .11
CMOS 회로의 테스트 생성 알고리즘 ( A Test Generation Algorithm for CMOS Circuits )
전자공학회지
1984 .11
혼성 모드 회로 설계 기법 ( Design Techniques for Mixed - Mode Circuits )
전자공학회지
1995 .10
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
0