지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
ADC를 위한 저전압 저전력 50MHz CMOS 비교기 ( A Low-Voltage Low-Power 50MHz CMOS Comparator for Use in an ADC )
대한전자공학회 학술대회
1997 .01
파이프라인 ADC를 위한 저 전력소모와 작은 칩 사이즈의 내부 Flash ADC의 설계
대한전자공학회 학술대회
2009 .07
A Design of 9Bit 200MS/s Open-Loop Pipeline ADC
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2005 .07
A code select structure for pipeline ADC's
대한전자공학회 학술대회
1997 .06
A Code Select Structure for Pipeline ADC`s
대한전자공학회 학술대회
1997 .07
A 6b 1.2 GS/s Asynchronous SAR ADC Using Two Comparators
대한전자공학회 학술대회
2019 .11
비교기 그룹의 기준전압을 치환하며 두 번의 비교를 진행하는 스토캐스틱 아날로그-디지털 변환기
대한전자공학회 학술대회
2016 .06
A Range-Scaled 13b 100MS/s 0.13um CMOS SHA-Free ADC Based on a Single Reference
대한전자공학회 ISOCC
2011 .11
저전력 설계를 위한 비교기 기반의 파이프라인 AD변환기 분석
대한전자공학회 학술대회
2009 .07
A Low-Voltage Low-Power Opamp-Less 8-bit 1-MS/s Pipelined ADC in 90-nm CMOS Technology
IEIE Transactions on Smart Processing & Computing
2014 .12
저전력 8비트 10MS/s 파이프라인 ADC 설계
대한전기학회 학술대회 논문집
2006 .10
A 12b 100 MS/s Three-Step Hybrid Pipeline ADC Based on Time-Interleaved SAR ADCs
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2014 .04
Low power SAR-ADC with time-domain comparator using single delay-line
대한전자공학회 ISOCC
2012 .11
파이프라인 ADC를 위한 저 전력소모와 작은 칩 사이즈의 내부 Flash ADC의 설계
대한전자공학회 학술대회
2009 .07
9 비트 200MS/s 개방형 파이프라인 ADC 설계
대한전자공학회 학술대회
2005 .05
A 12b 80MS/s Three-Step Hybrid Pipeline ADC Based on Time-Interleaved SAR and Flash ADCs
대한전자공학회 ISOCC
2012 .11
Design of dynamic comparator with Foreground offset calibration for high speed ADC
대한전자공학회 학술대회
2019 .06
SAR구조와 pipeline구조를 혼합한 저전력 ADC 설계
대한전자공학회 학술대회
2015 .06
Pipeline 방식을 이용한 고성능 ADC 설계에 관한 연구
한국컴퓨터정보학회논문지
2001 .06
SAR ADC를 위한 비교기 잡음 제거 방법
대한전자공학회 학술대회
2016 .06
0