지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
A DLL Circuit Design with Precise Delay Coordination Method
ICEIC : International Conference on Electronics, Informations and Communications
1998 .08
작은 지터를 가지는 2단 구조의 혼성모드 DLL
대한전자공학회 학술대회
2006 .06
A High-Resolution Dual-Loop Digital DLL
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2016 .08
고속 메모리동작을 위한 디지털 DLL회로 설계 ( A Design of Digital DLL Circuits For High-Speed Memory )
전자공학회논문지-SD
2000 .07
소프트웨어 GPS 수신기에서의 벡터 DLL 구현과 성능 분석
정보 및 제어 논문집
2008 .04
넓은 범위의 DLL을 위한 버터플라이 형태의 단위 지연 셀
대한전자공학회 학술대회
2007 .07
넓은 범위의 DLL을 위한 버터플라이 형태의 단위 지연 셀
대한전자공학회 학술대회
2007 .07
BCI 테스트를 사용한 DLL의 전자기적 내성평가
대한전자공학회 학술대회
2014 .11
저전력과 고속 록킹 알고리즘을 갖는 DLL ( Delay-Locked Loop ) 설계 ( A Design of DLL ( Delay-Locked-Loop ) with Low Power & High Speed locking Algorithm )
한국통신학회논문지
2001 .12
Delay Monitor Scheme을 사용한 Register Controlled Delay-locked Loop
전기전자재료학회논문지
2004 .01
광대역 아날로그 이중 루프 Delay-Locked Loop
전자공학회논문지-SC
2007 .01
안티-바운드리 스위칭 디지털 지연고정루프
전기전자학회논문지
2017 .12
가변 클록 발생을 위한 DLL 주파수 합성기
한국정보통신학회논문지
2004 .10
Performance Analysis of a Vector DLL Based GPS Receiver
Journal of Positioning, Navigation, and Timing
2012 .01
초고속 DLL에서 임의의 replica delay에 적응하는 lock 획득을 위한 회로기법
대한전자공학회 학술대회
2003 .07
All Digital DLL with Three Phase Tuning Stages
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
A Delay-Locked Loop ( DLL ) for On-Chip Clock Driver
대한전자공학회 학술대회
1998 .01
새로운 Locking 알고리즘을 이용한 DLL(Delay - Locked - Loop) 설계
대한전자공학회 학술대회
2000 .11
실내 무선 DS-CDMA 방식에서 다중경로 페이딩 영향을 고려한 DLL 설계와 성능평가
한국음향학회지
1997 .01
DLL 구조를 이용한 Ultra Wide-band 통신용 신호 검출 알고리즘
대한전자공학회 학술대회
2003 .07
0