메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색

논문 기본 정보

자료유형
학위논문
저자정보

김효중 (숭실대학교, 숭실대학교 대학원)

지도교수
위재경
발행연도
2015
저작권
숭실대학교 논문은 저작권에 의해 보호받습니다.

이용수3

표지
AI에게 요청하기
추천
검색

이 논문의 연구 히스토리 (3)

초록· 키워드

오류제보하기
본 논문에서는 LDO와 power MOSFET size scaling 기법을 이용하여 DC-DC buck converter의 light-load 효율을 개선하는 방법을 제안한다. 기존의 DC-DC buck converter는 light-load에서 효율이 좋지 못한 약점을 가지고 있다. 이를 개선하기 위한 여러 연구들이 진행되고 있으며, 그 중에 하나인 power MOSFET의 사이즈를 조절하는 방식으로 효율을 개선하였다. 기존에는 부하 전류의 크기에 따라 기본(unit) 사이즈를 여러 개 더해가는 방식이었다. 이는 부하 전류의 범위가 넓어지면, 기본 사이즈의 크기가 너무 커지거나, 많은 개수의 power MOSFET을 사용해야 하는 약점을 가지고 있다. 본 논문에서는 X1 사이즈를 기준으로 2배씩 증가하도록 하였으며, 2진수 합을 이용하여 사이즈를 결정하는 방식을 사용하였다. 이 방식은 부하 전류의 범위가 증가하더라도 power MOSFET을 많이 추가할 필요가 없다는 장점을 가진다. 또한, standby mode 또는 sleep mode와 같이 very light-load에서는 LDO를 동작시켜 효율을 개선하였다. LDO mode와 buck mode는 input current sensing 회로와 4bit SAR-ADC를 통해서 부하 전류의 크기에 따라 자동적으로 선택 가능하다. 최대 부하 전류 500mA, 스위칭 주파수 1MHz 조건으로 시뮬레이션 할 경우, 단일(single) 사이즈를 이용한 방식과 기본(unit) 사이즈를 이용한 방식보다 very light load에서는 45%, buck mode에서 동작하는 light load에서는 약 27%의 효율의 개선을 얻을 수 있었다. 동부하이텍 0.35um BCD 공정 파라미터와 HSPICE를 이용하여 검증을 하였다.

목차

목 차
국문초록 ⅳ
영문초록 ⅴ
제 1 장 서론 1
1.1 연구 배경 1
1.2 연구의 목적 및 의의 3
1.3 논문 구성 5
제 2 장 DC-DC 벅 컨버터의 기본이론 6
2.1 기본적인 DC-DC 벅 컨버터의 동작원리 6
2.2 DC-DC 벅 컨버터의 손실 9
2.3 기존의 효율개선 연구 14
2.3.1 DCM과 CCM 혼합 사용 방식 14
2.3.2 DC-DC buck converter와 LDO혼합 방식 17
2.3.3 Power MOSFET의 사이즈를 변환하는 방식 18
제 3 장 저부하의 효율을 개선한 벅 컨버터 19
3.1 Current sensing method 19
3.2 Power MOSFET size scaling 23
3.3 제안하는 회로 25
제 4 장 시뮬레이션 결과 29
제 5 장 결론 37
참고문헌 38

최근 본 자료

전체보기

댓글(0)

0