메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
이주헌 (인하대학교) 서영교 (인하대학교)
저널정보
한국정보기술학회 Proceedings of KIIT Conference 한국정보기술학회 2023년도 추계종합학술대회 및 대학생논문경진대회
발행연도
2023.11
수록면
988 - 992 (5page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 Flash ADC와 SAR ADC를 transistor level로 설계 후 시뮬레이션을 통해 각 ADC의 성능을 비교한다. Flash ADC의 sampling rate는 250MHz이고 SAR ADC의 sampling rate는 5MHz이다. 7bit ADC로 설계하였고 각 ENOB은 5.3 bits와 6.7 bits이다. 공급 전압은 1V로 동일하고, Power는 ADC 각각 986.6uW 과 19.21uW이다. 따라서 Flash ADC는 충분한 전력의 고속 저해상도을 요구하는 시스템에 적합하고, SAR ADC는 저전력 저속 고해상도를 요구하는 시스템에 적합하다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. Flash ADC 구조
Ⅲ. SAR ADC 구조
Ⅳ. Flash ADC & SAR ADC Simulation
Ⅴ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-151-24-02-088561642