메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색

논문 기본 정보

자료유형
학술저널
저자정보
정현용 (서강대학교) 이정민 (서강대학교) 최우영 (서강대학교)
저널정보
한국과학기술원 정보전자연구소 IDEC Journal of Integrated Circuits and Systems IDEC Journal of Integrated Circuits and Systems Vol.1 No.1
발행연도
2015.5
수록면
60 - 67 (8page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색

초록· 키워드

오류제보하기
본 논문에서는 65 nm CMOS 공정을 사용하여 under-damped 전치 증폭기와 CMOS 아발란치 광 검출기를 포함한 CMOS 집적 광 수신기를 구현하였다. Under-damped 전치 증폭기는 이전 발표된 기법에 비해 CMOS 아발란치 광 검출기의 제한된 속도를 보상하면서도 더욱 낮은 파워와 나은 민감도를 제공한다. 구현된 광 수신기를 통해 ?6 과 ?6.5 dBm의 광 파워에서 10-12 이하의 비트 에러율 성능을 만족시키녀 10 Gb/s 231-1 와 27-1 PRBS 데이터 광 신호를 성공적으로 전송하였다. 제작된 광 수신기는 0.24 × 0.1 mm2 의 칩 크기를 가지며 출력 버퍼를 제외하고 1.2 V 전원에서 13.7 mW 의 전력을 소모한다.

목차

등록된 정보가 없습니다.

참고문헌 (11)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0